首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于高效抽取滤波器的数字下变频设计
引用本文:杨灵,吴黎晖,张蕴玉.基于高效抽取滤波器的数字下变频设计[J].华中科技大学学报(自然科学版),2006,34(6):14-17.
作者姓名:杨灵  吴黎晖  张蕴玉
作者单位:华中科技大学,电子与信息工程系,湖北,武汉,430074
摘    要:对数字下变频各个模块的构成及原理进行了研究,提出了一种基于高效抽取滤波器的实现方案,用查表法产生数字混频所需的高采样率的数字本振信号,用梳状滤波器和半带滤波器级联实现数字下变频的抽取和滤波.方案中多处使用了查表法,它相对于传统方法有节省资源,速度快,易于实现的优点.设计中调用了ALTREA参数化模块库中的资源,充分利用了芯片的硬件资源,从而提高了运算速度.还给出了半带滤波器的一个设计实例.该方案已通过FPGA验证.

关 键 词:数字下变频  现场可编程门阵列  数字本振  梳状滤波器  半带滤波器  查表法
文章编号:1671-4512(2006)06-0014-04
收稿时间:07 13 2005 12:00AM
修稿时间:2005年7月13日

Scheme for digital down converter based on decimation filters with high efficiency
Yang Ling,Wu Lihui,Zhang Yunyu.Scheme for digital down converter based on decimation filters with high efficiency[J].JOURNAL OF HUAZHONG UNIVERSITY OF SCIENCE AND TECHNOLOGY.NATURE SCIENCE,2006,34(6):14-17.
Authors:Yang Ling  Wu Lihui  Zhang Yunyu
Abstract:
Keywords:digital down converter(DDC)  field programmable gate anry(FPGA)  digital local oscillator  cascade integrator comb filter  half-band filter  look-up table
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号