基于多β晶体管的高速逻辑门 |
| |
引用本文: | 吴训威.基于多β晶体管的高速逻辑门[J].科学通报,1995,40(14):1339-1339. |
| |
作者姓名: | 吴训威 |
| |
作者单位: | 杭州大学电子工程系 杭州310028
(吴训威),杭州大学电子工程系 杭州310028(蒋保纬) |
| |
基金项目: | 国家自然科学基金资助项目 |
| |
摘 要: | 1 多β晶体管与线性与或门在开发高速硅集成电路的努力中,人们把注意力放在双极型集成电路上.双极型晶体管不仅由于其结电容较小而适合于高速工作,而且pn结的单向导通特性赋予它的发射结具有很强的逻辑功能.例如,TTL电路中的多射极输入管可方便地用于输入信号之相“与”,而ECL电路中的射极输出则可简单地用线接方式实现多个输出信号的相“或”.属于ECL电路变型的EFL电路则是充分利用发射极逻辑功能的典型,它的结构如图1(a)所示.图中输入管T_i的
|
关 键 词: | 多β晶体管 高速逻辑门 晶体管 双极型晶体管 |
收稿时间: | 1994-07-25 |
本文献已被 CNKI 维普 等数据库收录! |
| 点击此处可从《科学通报》浏览原始摘要信息 |
| 点击此处可从《科学通报》下载免费的PDF全文 |
|