首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种高频时钟源的设计与实现
作者单位::北京理工大学电子工程系, 北京 100081
摘    要:目的 研究一种用于高速数据采集的高频时钟源的设计与实现。方法 在其物理实现中采用微带传输线的连接方式及多种抗干扰设计,进行了基于输入/输出缓冲参数特性(IBIS)模型的信号完整性分析及软件仿真。结果 给出了示波器实测的高频时钟源输出结果。该时钟源可输出500MHz或外接信号源频率的两路正交差分ECL时钟信号。结论 系统工作稳定可靠,能够满足各项性能指标要求。

关 键 词:高频时钟源    微带线    输入/输出缓冲参数特性(IBIS)模型    信号完整性分析
修稿时间:1998-09-25

Design and Realization of a High Frequency Oscillator
Abstract:
Keywords:
点击此处可从《北京理工大学学报》浏览原始摘要信息
点击此处可从《北京理工大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号