首页 | 本学科首页   官方微博 | 高级检索  
     

2.5Gbps发接器系统接口电路的设计
引用本文:覃正才,王涛,洪志良. 2.5Gbps发接器系统接口电路的设计[J]. 系统工程与电子技术, 2003, 25(4): 505-508
作者姓名:覃正才  王涛  洪志良
作者单位:复旦大学微电子系集成电路设计实验室,上海,200433
摘    要:采用片上阻抗匹配技术和接收端片上可编程均衡技术,设计了用于数据率为2.5Gbps发接器系统的接口电路——发送端的线驱动器和接收端的均衡器电路。基于UMC 0.18μm标准CMOS工艺模型,用CadenceSpetreS仿真器仿真了电路。电路在0℃~125℃范围内,3种工艺角和电源电压变化±10%的条件下能够正确地工作。在1.8V单电源电压下,电路的总功耗为70mW。

关 键 词:线驱动器  码间干扰  均衡器  发接器
文章编号:1001-506X(2003)04-0505-04
修稿时间:2002-02-09

Design of an Interface Circuit in a 2.5Gbps Transceiver System
QIN Zheng-cai,WANG Tao,HONG Zhi-liang. Design of an Interface Circuit in a 2.5Gbps Transceiver System[J]. System Engineering and Electronics, 2003, 25(4): 505-508
Authors:QIN Zheng-cai  WANG Tao  HONG Zhi-liang
Abstract:
Keywords:Line driver  Inter-symbol interference  Equalizer  Transceiver
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号