首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种基于FPGA的多路高精度加速度计数据采集系统设计
引用本文:邵伯川.一种基于FPGA的多路高精度加速度计数据采集系统设计[J].科学技术与工程,2012,12(35):9486-9490.
作者姓名:邵伯川
作者单位:1. 第二炮兵工程大学,西安,710025
2. 二炮驻699军代室,北京,100083
摘    要:针对传统的电荷平衡型I/F转换电路存在对小信号测量实时性差的问题,在深入分析了小信号测量原理的基础上,提出了运用I/F+AD的方式来提高对微小加速度的实时测量能力。采用AD7367—5和EP2C70F672对I/F电路进行了补充,利用FPGA设计了计数测频模块和AD接口,并在软核NIOS II中加入自定义浮点指令增加了系统的执行速度,满足了计算的需要。测试表明,这是一种解决小加速度实时测量问题的有效方法。

关 键 词:加速度计  FPGA  NIOS    I/F转换  AD  数据采集
收稿时间:8/8/2012 8:42:29 PM
修稿时间:8/8/2012 8:42:29 PM

A Design of Multiple Accelerometer Data Collecting System with High Precision Based on FPGA
SHAO Bochuan.A Design of Multiple Accelerometer Data Collecting System with High Precision Based on FPGA[J].Science Technology and Engineering,2012,12(35):9486-9490.
Authors:SHAO Bochuan
Institution:1(The Second Artillery Engineering University1,Xi’an 710025,P.R.China; Second Artillery Stay Army Deputation of 699 Factory2,Beijing 100083,P.R.China)
Abstract:
Keywords:Accelerometer  Field Progammable Gate Array  NIOS II  I/F convertion  AD  Data collecting
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号