首页 | 本学科首页   官方微博 | 高级检索  
     检索      

FPGA+SRIO+VPX架构的多路高速互连信息处理系统实现
引用本文:郭静.FPGA+SRIO+VPX架构的多路高速互连信息处理系统实现[J].重庆工商大学学报(自然科学版),2020,37(4):46-51.
作者姓名:郭静
作者单位:1.重庆市检测控制集成系统工程实验室,重庆 400067;2.重庆工商大学 人工智能学院,重庆 400067
摘    要:针对国防、军工等领域对数据带宽、传输速率、通道数量和数据运算处理速度等要求不断提高的现状,设计了高集成度的复合架构的多路高速互连信息处理系统;该系统利用多片FPGA的GHT高速接口用于接口连接与信息处理,采用SRIO交换技术用于板内外高速互连,通过VPX接口与系统组成数据传输网络,以实现数据传输和处理的高效结合;还进行了系统软件架构试,表明该系统在6U尺寸内实现了板间96路10 Gbps高速数据信号接收、56路10 Gbps高速数据信号发送、12路10 Gbps高速数据光信号发送,板内32路10 Gbps高速数据信号互连;系统10 Gbps多路数据传输通路能满足军工级苛刻环境应用要求,其多路10 Gbps数据传输能力在国内军工模块电路中处于国内领先、国际先进水平。

关 键 词:多路  高速互连  SRIO  VPX  FPGA
本文献已被 CNKI 等数据库收录!
点击此处可从《重庆工商大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《重庆工商大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号