首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种动态CMOS逻辑电路中互连线网的功耗估计方法
引用本文:黄刚,杨华中,罗嵘,汪蕙.一种动态CMOS逻辑电路中互连线网的功耗估计方法[J].中国科学(E辑),2003,33(4):375-384.
作者姓名:黄刚  杨华中  罗嵘  汪蕙
作者单位:清华大学电子工程系,北京,100084
摘    要:提出并证明了一种简便、快速的功耗估计方法: 通过加入异或门将动态CMOS逻辑电路中的耦合电容变为接地电容, 变换后的电路与原电路具有完全相同的功耗, 从而可以采用现有的门级功耗估计工具求得整个电路的功耗. 考察了在已知节点信号概率和节点信号间相关系数的条件下, 通过相关系数法得到互连线网功耗的方法. 可以证明, 两种方法是等价的, 即加入异或门可以隐含地保证信号的相关性, 并且去耦过程毫无精度损失. 最后, 通过加入更复杂的逻辑电路, 还可以将静态CMOS电路去耦, 从而可以利用传统的动态电路的节点概率方法求出静态电路的功耗.

关 键 词:功耗估计  耦合电容  相关系数  动态CMOS逻辑电路  信号概率  互连线
收稿时间:2001-10-15
修稿时间:2002-01-18
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《中国科学(E辑)》浏览原始摘要信息
点击此处可从《中国科学(E辑)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号