首页 | 本学科首页   官方微博 | 高级检索  
     

H.264/AVC帧内预测器的VLSI实现
引用本文:朱忠平,冯建华,曹喜信. H.264/AVC帧内预测器的VLSI实现[J]. 北京大学学报(自然科学版), 2008, 44(1): 44-48
作者姓名:朱忠平  冯建华  曹喜信
作者单位:北京大学微电子学系,北京100871; 北京大学软件与微电子学院,北京102600;
摘    要:提出了一种帧内预测电路的实现方法,在舍弃了平面预测模式情况下,通过多路选择器选择不同加法路径,和大量共用加法器,以较小代价实现了帧内预测所有剩余的预测模式。在基于SMIC CMOS 0.18 μm最坏工艺条件下,电路规模仅为4000门,关键路径延迟为5.7 ns。

关 键 词:H.264/AVC  VLSI  帧内预测  
收稿时间:2007-03-13
修稿时间:2007-06-06

The VLSI Implementation of Intra Prediction in H.264/AVC
ZHU Zhongping,FENG Jianhua,Cao Xixin. The VLSI Implementation of Intra Prediction in H.264/AVC[J]. Acta Scientiarum Naturalium Universitatis Pekinensis, 2008, 44(1): 44-48
Authors:ZHU Zhongping  FENG Jianhua  Cao Xixin
Affiliation: Department of Microelectronics, Peking University,Beijing 100871;  School of Software and Microelectronic, Peking University, Beijing 102600;
Abstract:An intra prediction circuit in H.264/AVC is implemented. By choosing variable circuit path and reusing adders, the authors implement all the prediction modes except plane prediction mode with low cost. Synthesized by SMIC 0.18 μm CMOS technology, the total gates is about 4000, the critical path delay is 5.7 ns.
Keywords:H.264/AVC  VLSI
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《北京大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《北京大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号