首页 | 本学科首页   官方微博 | 高级检索  
     

调频频段数字音频广播(CDR)标准的LDPC编码器设计
引用本文:陈冬英,郭里婷. 调频频段数字音频广播(CDR)标准的LDPC编码器设计[J]. 福州大学学报(自然科学版), 2015, 43(6)
作者姓名:陈冬英  郭里婷
作者单位:福州大学物理与信息工程学院, 福州,福建 350116,福州大学物理与信息工程学院, 福州,福建 350116,福州大学物理与信息工程学院, 福州,福建 350116,福州大学物理与信息工程学院, 福州,福建 350116
基金项目:福建省自然科学基金资助项目(面上项目,重点项目,重大项目);福建省高校产学合作重大项目(2012H61010016)
摘    要:本文根据2013年颁布的中国数字音频广播(CDR)中LDPC码的校验矩阵结构特点,提出一种基于生成矩阵的编码方法。该方法将生成矩阵转化为块准循环结构,并行化处理编码算法的行与列操作;采用存储器调用的控制策略,实现CDR标准中四种码率编码,提高了硬件资源的利用率。在Xilinx 公司的FPGA平台上进行了该编码器的设计,联合了ModelSim和MATLAB仿真软件进行验证。结果表明,该设计方法具有资源占用较少、功耗低、编码准确率高等特点,其吞吐量约为400Mbps,达到了CDR标准的LDPC编码要求。

关 键 词:调频频段数字音频广播;低密度奇偶校验码;编码器;FPGA

Design of LDPC Encoder Based on CDR
chendongying and guoliting. Design of LDPC Encoder Based on CDR[J]. Journal of Fuzhou University(Natural Science Edition), 2015, 43(6)
Authors:chendongying and guoliting
Affiliation:College of Physics and Information Engineering, Fuzhou University,College of Physics and Information Engineering, Fuzhou University
Abstract:According to the structure of LDPC code in Frequency Modulation- China Digital Radio(CDR),which was promulgated in August 2013,a new architecture of ?generator matrix LDPC coder is proposed. The LDPC code parity matrix structure is exploited to parallelize the row and column encoding operations. An appropriate method is used to control memories, which can reuse memories for different code rates,and improve the utilization of hardware resources. We have implemented the LDPC encoder on Xilinx FPGA. Combining the ModelSim with MATLAB simulation results show that the design method has fewer resources consumption, low power, high accuracy rate encoding, and achieves encoding throughput of 400Mbps.It meets with the requirements of CDR.
Keywords:CDR   LDPC   Encoder   FPGA
点击此处可从《福州大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《福州大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号