首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于CPLD的SAA7113的初始化及其控制设计
引用本文:曾庆立,孟凡斌,陈善荣.基于CPLD的SAA7113的初始化及其控制设计[J].吉首大学学报(自然科学版),2009,30(6):66-70.
作者姓名:曾庆立  孟凡斌  陈善荣
作者单位:(吉首大学物理科学与信息工程学院,湖南 吉首 416000)
摘    要:为了实现对视频图像的采集和多格式输出,通常使用低速存储器存储所采集的图像信息.笔者介绍了视频解码芯片SAA7113的特点及其应用,研究了基于CPLD对SA7113的硬件电路配置结构的实现,并给出了使用VHDL语言通过I2C总线进行初始化控制的编程方法,从而实现了视频采集和使用8 MHz/s的低速存储器存储所采集的图像信息,并能根据需要由多种格式输出.

关 键 词:VHDL  SAA7113  I2C总线  CPLD

Initialization and Control of SAA7113 Based on CPLD
ZENG Qing-li,MENG Fan-bing,CHEN Shan-rong.Initialization and Control of SAA7113 Based on CPLD[J].Journal of Jishou University(Natural Science Edition),2009,30(6):66-70.
Authors:ZENG Qing-li  MENG Fan-bing  CHEN Shan-rong
Institution:(College of Physics Science & Information Engineering,Jishou University,Jishou 416000,Hunan China)
Abstract:In order to achieve the right video image acquisition and multi-format output,images collected by  low-speed memory are usually used.This article describes the characteristics and application of  SAA7113 video decoder chip.Implementation of the SA7113 hardware circuit configuration structure is researched based on CPLD.Through  I2C bus,the VHDL language is used to initialize the control of programming.Therefore,video acquistion,image information collection by 8 MHz/s low-speed memory,and multi-format output can be achieved.
Keywords:VHDL  SAA7113  CPLD
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《吉首大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《吉首大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号