首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的字串行FIR滤波器的实现
引用本文:罗耀国,娄淑琴. 基于FPGA的字串行FIR滤波器的实现[J]. 北京交通大学学报(自然科学版), 2003, 27(6): 48-51
作者姓名:罗耀国  娄淑琴
作者单位:北京交通大学电子信息工程学院,北京交通大学电子信息工程学院 北京100044,北京100044
摘    要:根据字串行算法,使用字串行加法器、字串行乘法器和延时器基本功能模块,构建了一种基于FPGA的字串行FIR滤波器.与传统的位串行方式相比,构建的字串行FIR滤波器提高了运行速度,减少了硬件消耗,可更好的协调速度与占用面积的关系.并通过几种5阶FIR滤波器实现性能的比较,得出字长N=2的字串行FIR滤波器具有最小的面积—时间积.

关 键 词:信息处理技术  现场可编程门阵列  字串行  位串行  FIR滤波器
文章编号:1000-1506(2003)06-0048-04
修稿时间:2003-04-17

The Implementation of Digit-Serial FIR Filters Based on FPGA
LUO Yao_guo,LOU Shu_qin. The Implementation of Digit-Serial FIR Filters Based on FPGA[J]. JOURNAL OF BEIJING JIAOTONG UNIVERSITY, 2003, 27(6): 48-51
Authors:LUO Yao_guo  LOU Shu_qin
Abstract:
Keywords:information process technology  Field Programmable Gate Array(FPGA)  digit-serial  bit-serial  Finite Impulse Response(FIR) filters
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号