高性能2.5Gbps PCI Express并串转换电路的设计 |
| |
引用本文: | 黄佳. 高性能2.5Gbps PCI Express并串转换电路的设计[J]. 广西师范学院学报(自然科学版), 2009, 26(3): 55-59 |
| |
作者姓名: | 黄佳 |
| |
作者单位: | 广西师范学院,物理与电子工程学院,广西,南宁,530023 |
| |
摘 要: | 并串转换电路作为PCI Express物理层(PHY)发送端的重要模块之一,将来自PCS(Physical coding sublayer)子层的10bit并行数据转换成1bit串行数据.该文提出并实现了一种高性能并串转换电路,采用0.18μm工艺版图实现,反标寄生参数后使用spice进行仿真,仿真结果证明该电路可在1.0GHz~1.5GHz稳定工作,其最高数据传输速度达到3Gbps,完全达到了预期效果.
|
关 键 词: | 并串转换 半速率时钟 双沿移位 移位寄存器 PCI Express |
The Design of 2.5Gbps High Speed Serializer for PCI Express |
| |
Abstract: | |
| |
Keywords: | PCI Express |
本文献已被 维普 万方数据 等数据库收录! |