首页 | 本学科首页   官方微博 | 高级检索  
     检索      

H.263系统中FPGA控制及协处理的实现
引用本文:李国平,冯穗力,叶梧,陈旭浩.H.263系统中FPGA控制及协处理的实现[J].重庆邮电大学学报(自然科学版),2003,15(4):47-49.
作者姓名:李国平  冯穗力  叶梧  陈旭浩
作者单位:华南理工大学,电子与通信工程系,广东,广州,510640
基金项目:广东省自然科学基金,963037,
摘    要:分析了基于DSP实现H.263系统的构成,比较了几种用FPGA实现对DSP数据处理的协处理方案,并用vHDL代码实现了两组16位数据串行输入并行输出移位寄存器缓存与输出的优选方案.最后的仿真结果证明该方案是可行的.

关 键 词:FPGA  DSP  视频数据分类缓存
文章编号:1004-5694(2003)04-0047-03
收稿时间:2002/9/28 0:00:00
修稿时间:2002年9月28日

Implementation of FPGA control and protocol processing to H.263 system
LI Guo-ping,FENG Sui-li,YE Wu,CHEN Xu-hao.Implementation of FPGA control and protocol processing to H.263 system[J].Journal of Chongqing University of Posts and Telecommunications,2003,15(4):47-49.
Authors:LI Guo-ping  FENG Sui-li  YE Wu  CHEN Xu-hao
Abstract:This article analysed a DSP-based structure of the implementation H. 263 and compared several schemes implementing data processing for DSP in FPGA,one of which had been implemented in VHDL two groups with 16 bits shift register and was regarded as an optimal scheme. The final software simulation proves that the scheme is feasible.
Keywords:FPGA  DSP
本文献已被 万方数据 等数据库收录!
点击此处可从《重庆邮电大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《重庆邮电大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号