首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于AD9517-1的高速时钟系统稳定性设计与信号完整性分析
作者单位:;1.天津大学电子信息工程学院
摘    要:本文以一个14位,转换速率250 MSPS的模数转换器(ADC)为信号终端,提出了一种提高高速ADC时钟电路稳定性的解决方案.方案使用AD9517-1作为时钟分配芯片,为芯片设计了一款中心频率250 MHz,相位噪声-98.7d Bc/Hz的三阶环路滤波器.信号输出性噪比(SNR)70.12 d B,时钟抖动282 fs rms,带宽496 fs rms.通过分析时钟信号的过冲和反射现象,对输出信号进行了基于低温共烧陶瓷工艺(LTCC)的微带线复数阻抗匹配和仿真.

关 键 词:时钟系统  高速电路  环路滤波器  微带线  阻抗匹配

Stability design of a high speed clock system based on AD9517-1 and signal integrity analysis
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号