首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种嵌入式硬件多线程处理器的研究
引用本文:尹震宇,赵海,张文波,王小英.一种嵌入式硬件多线程处理器的研究[J].东北大学学报(自然科学版),2006,27(9):968-971.
作者姓名:尹震宇  赵海  张文波  王小英
作者单位:东北大学信息科学与工程学院,辽宁沈阳110004;东北大学信息科学与工程学院,辽宁沈阳110004;东北大学信息科学与工程学院,辽宁沈阳110004;东北大学信息科学与工程学院,辽宁沈阳110004
基金项目:国家高技术研究发展计划(863计划)
摘    要:提出了一种基于同时多线程技术的硬件多线程处理器设计.通过处理器内部的硬件机制来完成对多线程的调度管理,实现基于硬件的时间片轮询多线程调度机制.最大程度地减少操作系统中关于线程调度的开销,提高处理器执行多用户线程时的整体效率,简化了用户在多线程条件下的编程复杂度,增强了多线程运行环境下处理器对线程的保护.

关 键 词:多线程处理器  多线程处理  FPGA  嵌入式系统  处理器设计
文章编号:1005-3026(2006)09-0968-04
收稿时间:2005-12-07
修稿时间:2005年12月7日

Implementation of a Hardware-Scheduled Multithread Processor for Embedded System
YIN Zhen-yu,ZHAO Hai,ZHANG Wen-bo,WANG Xiao-ying.Implementation of a Hardware-Scheduled Multithread Processor for Embedded System[J].Journal of Northeastern University(Natural Science),2006,27(9):968-971.
Authors:YIN Zhen-yu  ZHAO Hai  ZHANG Wen-bo  WANG Xiao-ying
Institution:(1) School of Information Science and Engineering, Northeastern University, Shenyang 110004, China
Abstract:Taking account of the advantages and disadvantages of the existing software-based multithread scheduling for embedded system,a hardware-based design of multithread processor is proposed to implement simultaneously the multithread switching by polling through time slice.Thus,the scheduling cost for operating system can be minimized with the overall efficiency of the processor improved during the multithread execution,and the users' programming complexity can also be reduced under multithread conditions with the processor offering more powerfully protection for the threads during multithread running.
Keywords:FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《东北大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《东北大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号