首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于0.6μm CMOS复接器的设计
引用本文:窦建华,陈守府,王志功.基于0.6μm CMOS复接器的设计[J].合肥工业大学学报(自然科学版),2005,28(5):470-472.
作者姓名:窦建华  陈守府  王志功
作者单位:1. 合肥工业大学,计算机与信息学院,安徽,合肥,230009
2. 东南大学,射频与光电集成电路研究所,江苏,南京,210096
摘    要:复接器是光纤通信系统的重要组成部分。文章采用CSMC-HJ0.6μmCMOS工艺设计,工作速率为622Mb/s的4∶1复接器。为了适应高速电路设计的需要,采用源级耦合场效应管逻辑(SCFL)电路形式和树型结构,分析和设计了复接器的系统结构和单元电路,并用SmartSpice进行了仿真。仿真结果表明,电路的工作速率可以达到622Mb/s,且其它各项指标均可达到要求。

关 键 词:光纤通信系统  复接器  集成电路  CMOS工艺
文章编号:1003-5060(2005)05-0470-03
修稿时间:2004年8月18日

Design of a multiplexer based on 0.6 μm CMOS technology
DOU Jian-hua,CHEN Shou-fu,WANG Zhi-gong.Design of a multiplexer based on 0.6 μm CMOS technology[J].Journal of Hefei University of Technology(Natural Science),2005,28(5):470-472.
Authors:DOU Jian-hua  CHEN Shou-fu  WANG Zhi-gong
Institution:DOU Jian-hua~1,CHEN Shou-fu~1,WANG Zhi-gong~2
Abstract:
Keywords:optic communication system  multiplexer  integrated circuit  CMOS technology
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号