数字移相集成电路触发误差的分析和改进 |
| |
引用本文: | 汤炜,林争辉. 数字移相集成电路触发误差的分析和改进[J]. 上海交通大学学报, 2003, 37(Z1): 152-156 |
| |
作者姓名: | 汤炜 林争辉 |
| |
作者单位: | 上海交通大学,大规模集成电路研究所,上海,200030 |
| |
摘 要: | 讨论一种新型的数字移相触发集成电路的工作原理、内部结构和功能特点.在此基础上,给出了移相范围和控制精度的计算方法.由于干扰,电网的频率并不保持稳定,出现频率漂移,导致误差,尤其是触发误差的产生.提出了一种优于目前广泛使用锁相环的同步技术的减小触发误差方法,即采用调节计数器的计数脉冲来适应电网频率的漂移.给出了其算法的基本思想、具体电路和实验结果.
|
关 键 词: | 集成电路 触发误差 频漂补偿 累加器 |
文章编号: | 1006-2467(2003)S1-0152-05 |
修稿时间: | 2002-11-22 |
Analysis and Improvement of Triggering Error about Digital Phase-Shift IC |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|