首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于二维卷积的图像插值实时硬件实现
引用本文:张辉,胡广书.基于二维卷积的图像插值实时硬件实现[J].清华大学学报(自然科学版),2007,47(6):885-888.
作者姓名:张辉  胡广书
作者单位:清华大学,生物医学工程系,北京,100084
摘    要:为了实时实现图像处理中的图像插值,提出一种与具体插值算法无关的通用二维卷积器实现结构和一种使用2级缓存的图像数据存取结构。利用所提出的结构,设计了使用双三次插值的图像插值模块,在可编程逻辑门阵列上进行了实现和图像实时放大的实验。实验结果表明:采用本结构,可以降低片上存储器的消耗,方便地实现比较复杂的插值,可达到实时处理的目的。

关 键 词:图像插值  二维卷积  两级缓存  双三次插值  可编程逻辑门阵列
文章编号:1000-0054(2007)06-0885-04
修稿时间:2006年4月11日

Real-time hardware implementation of 2-D convolution-based image interpolation
ZHANG Hui,HU Guangshu.Real-time hardware implementation of 2-D convolution-based image interpolation[J].Journal of Tsinghua University(Science and Technology),2007,47(6):885-888.
Authors:ZHANG Hui  HU Guangshu
Abstract:An algorithm independent hardware architecture based on 2-D convolver was proposed for the implementation of real-time image interpolation.A twolevel caching mechanism was introduced to access image data.An image interpolation module using bi-cubic interpolation was implemented based on the scheme,and mapped into a field programmable gate array(FPGA) chip.Image zooming experiment results show that the architecture can be easily adopted for the implementation of sophisticated image interpolation algorithms and real-time operations can be achieved,as well as a reduction of the amount of memories used for calculation.
Keywords:image interpolation  2-D convolution  two-level caching  bi-cubic interpolation  field programmable gate array(FPGA)
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号