基于FPGA的高速图像数据存储系统 |
| |
作者姓名: | 李超 吕晓龙 |
| |
作者单位: | 哈尔滨工程大学自动化学院 |
| |
基金项目: | 国家自然科学基金资助项目(61175089,61203255) |
| |
摘 要: | 为满足高速全景图像的实时无损存储的需求,设计了基于现场可编程门阵列(field-programmable gate array,FPGA)的SATA阵列和TF卡阵列嵌入式存储系统。用2片FPGA作为控制器,分别负责全景图像的采集处理任务与存储传输任务,设计了8层PCB板级硬件系统并对高速数字信号线进行了细致的阻抗匹配,并设计了支持SD3.0协议的RTL级控制器。实际测试TF卡阵列存储平均速度为227.36 MB/s,峰值速度达293 MB/s,实现了数据的高速存储功能。
|
关 键 词: | 全景视觉 现场可编程门阵列 TF阵列 SD3.0 高速存储 阻抗匹配 |
本文献已被 CNKI 等数据库收录! |
|