一种自适应基带系统的FPGA设计及性能评估 |
| |
引用本文: | 韩东升,杨维,余绪梅. 一种自适应基带系统的FPGA设计及性能评估[J]. 系统仿真学报, 2013, 25(5) |
| |
作者姓名: | 韩东升 杨维 余绪梅 |
| |
作者单位: | 1. 北京交通大学轨道交通控制与安全国家重点实验室,北京,100044 2. 北京交通大学轨道交通控制与安全国家重点实验室,北京 100044;东南大学移动通信国家重点实验室,南京 210096 |
| |
基金项目: | 国家科技支撑计划资助项目,国家自然科学基金资助项目 |
| |
摘 要: | 提出了一种V-BLAST MIMO MC-CDMA自适应基带系统在现场可编程门阵列(Field Programmable Gate Array,FPGA)开发平台上的设计方案.采用verilog硬件描述语言在赛灵思(Xilinx) Virtex4-VC4VSX55 FPGA开发板上实现了4发5收的V-BLAST MC-CDMA自适应基带系统.通过仿真评估了系统的误码率和资源利用情况,验证了系统误码性能良好且配置灵活,效率高,对下一代原型移动通信系统的开发具有一定的借鉴价值.
|
关 键 词: | 现场可编程门阵列 多载波CDMA 垂直-分层空时码 自适应调制 误码率 |
Design and Performance Evaluation of FPGA for Adaptive Base-band Processing System |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|