首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的信号量管理模块的设计
引用本文:孙迎新,杨厚俊,范延滨.基于FPGA的信号量管理模块的设计[J].青岛大学学报(自然科学版),2015,28(2):50-56.
作者姓名:孙迎新  杨厚俊  范延滨
作者单位:青岛大学信息工程学院,青岛,266071
摘    要:针对软件实时操作系统的开销给嵌入式系统带来性能退化的问题,提出了基于FPGA的硬件实时操作系统的方案,设计了一个硬件信号量管理模块并用Verilog HDL硬件描述语言进行描述。仿真结果验证了这一设计的正确性,且其创建、请求和发送信号量操作的执行速度比μC/OS-Ⅱ中信号量管理部分明显提高。

关 键 词:嵌入式系统  实时操作系统  信号量管理模块  Verilog  HDL

Design of Semaphore Management Module Based on FPGA
SUN Ying-xin,YANG Hou-jun,FAN Yan-bin.Design of Semaphore Management Module Based on FPGA[J].Journal of Qingdao University(Natural Science Edition),2015,28(2):50-56.
Authors:SUN Ying-xin  YANG Hou-jun  FAN Yan-bin
Institution:SUN Ying-xin;YANG Hou-jun;FAN Yan-bin;College of Information Engineering,Qingdao University;
Abstract:
Keywords:embedded system  hardware real-time operating system  semaphore  Verilog HDL
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号