FPGA/DSP高速稳定雷达发射机设计 |
| |
引用本文: | 张春杰,王鹏,谭振伟.FPGA/DSP高速稳定雷达发射机设计[J].应用科技,2015(1):6-9,14. |
| |
作者姓名: | 张春杰 王鹏 谭振伟 |
| |
作者单位: | 哈尔滨工程大学信息与通信工程学院 |
| |
基金项目: | 国家自然科学基金资助项目(61301199) |
| |
摘 要: | 针对采用直接数字式频率合成(DDS)芯片无法直接产生多种信号波形的情况,提出基于现场可编程门阵列(FPGA)和数字信号处理器(DSP)控制DDS来实现高速稳定雷达发射机的设计方案。首先,介绍了直接数字式频率合成的结构和原理。其次,设计了雷达发射机的硬件电路和软件编程,其中为提高雷达系统工作稳定性,保证DSP控制DDS产生稳定的波形信号,特别加入了对DSP工作状态进行监测和控制的模块电路。测试结果表明,设计的雷达发射机能够通过示波器输出稳定、实时的普通连续波、FSK信号、单频脉冲信号等多种波形,信号频率的范围在0~100 MHz,频率稳定度达到1%。
|
关 键 词: | 直接数字式频率合成 数字信号处理器 可编程门阵列 高速稳定性 雷达发射机 |
本文献已被 CNKI 等数据库收录! |
|