首页 | 本学科首页   官方微博 | 高级检索  
     检索      

H.263系统中FPGA控制及协处理的实现
引用本文:李国平,冯穗力,叶梧,陈旭浩.H.263系统中FPGA控制及协处理的实现[J].重庆邮电学院学报(自然科学版),2003,15(4):47-49.
作者姓名:李国平  冯穗力  叶梧  陈旭浩
作者单位:华南理工大学电子与通信工程系 广东广州510640 (李国平,冯穗力,叶梧),华南理工大学电子与通信工程系 广东广州510640(陈旭浩)
基金项目:广东省自然科学基金资助项目 ( 96 30 37)
摘    要:分析了基于DSP实现H.263系统的构成,比较了几种用FPGA实现对DSP数据处理的协处理方案,并用VHDL代码实现了两组16位数据串行输入并行输出移位寄存器缓存与输出的优选方案.最后的仿真结果证明该方案是可行的。

关 键 词:FPGA  DSP  视频数据分类缓存  协处理方案

Implementation of FPGA control and protocol processing to H.263 system
LI Guo-ping,FENG Sui-li,YE Wu,CHEN Xu-hao.Implementation of FPGA control and protocol processing to H.263 system[J].Journal of Chongqing University of Posts and Telecommunications(Natural Sciences Edition),2003,15(4):47-49.
Authors:LI Guo-ping  FENG Sui-li  YE Wu  CHEN Xu-hao
Abstract:This article analysed a DSP-based structure of the implementation H .263 and compared several schemes implementing data processing for DSP in FPGA ,one of which had been implemented in VHDL two groups with 16 bits shift regist er and was regarded as an optimal scheme.The final software simulation proves th at the scheme is feasible.
Keywords:FPGA  DSP  video-data sorting cache  
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号