首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于HPI互连的紧耦合双CPU弹上信息处理系统
引用本文:孙秀娟.基于HPI互连的紧耦合双CPU弹上信息处理系统[J].系统工程与电子技术,2004,26(11):1616-1619.
作者姓名:孙秀娟
作者单位:中国航天科工集团二院二部,北京,100854
摘    要:从全面满足先进防空防天武器系统中弹上信息处理系统总体性能出发,结合高速集成电路的发展,针对传统分布式弹上信息处理系统体系结构存在的不足,提出一种基于HPI互连结构的紧耦合双CPU弹上信息处理系统设计方案,并通过对双CPU间互连结构———HPI接口性能的分析,对该方案的可行性进行了初步论证,为解决弹上实时控制计算任务处理中大量通信开销的问题提出一种解决方案。

关 键 词:弹上信息处理系统  紧耦合  双CPU  总线互连  HPI接口
文章编号:1001-506X(2004)11-1616-04
修稿时间:2003年8月5日

Design of airborne information processing system with double CPU based on HPI interconnection
SUN Xiu-juan.Design of airborne information processing system with double CPU based on HPI interconnection[J].System Engineering and Electronics,2004,26(11):1616-1619.
Authors:SUN Xiu-juan
Abstract:
Keywords:airborne information processing system  tightly coupling  dual CPU  bus connection  HPI interface  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号