并行模拟数字转换器系统设计与实现 |
| |
引用本文: | 刘德刚.并行模拟数字转换器系统设计与实现[J].科技咨询导报,2009(23):14-14. |
| |
作者姓名: | 刘德刚 |
| |
作者单位: | 西安电子科技大学电子工程学院实验中心,西安,710071 |
| |
摘 要: | 介绍了一种并行模拟数字转换器系统的设计与实现,该系统采用4片A/D并行交替采样,采样速率可达200MHz,分辨率可达到12bit。给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成。针对通道失配问题,在FPGA内部实现了通道失配误差的测量。该系统的实现对超高速并行采样技术的研究具有一定的指导意义,且该平台的构建在工程应用上具有一定的通用性。
|
关 键 词: | 模拟数字转换器 通道失配 超高速 并行交替采样 |
本文献已被 维普 万方数据 等数据库收录! |
|