基于0.5μm CMOS工艺的高速运放 |
| |
作者姓名: | 葛康康 陈琛 何乐年 |
| |
作者单位: | 浙江大学,超大规模集成电路研究所,浙江,杭州,310027 |
| |
基金项目: | 浙江省重点科技计划项目 |
| |
摘 要: | 设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共模反馈(CMFB)方案,使共模抑制比达到62dB,电路采用CSMC公司的0.5μm CMOS数模混合信号工艺设计并经过流片.测试结果表明,在单电源3.3 V电压下,运放的直流增益为65.5 dB,单位增益带宽积达350 MHz以及±2.7 V的输出摆幅.
|
关 键 词: | 运算放大器 高速 频率补偿 共模反馈 全差动 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|