首页 | 本学科首页   官方微博 | 高级检索  
     

一种高速数字FIR滤波器的VLSI实现
引用本文:万超,尹勇生,邓红辉. 一种高速数字FIR滤波器的VLSI实现[J]. 合肥工业大学学报(自然科学版), 2008, 31(5): 736-739
作者姓名:万超  尹勇生  邓红辉
作者单位:合肥工业大学,电气与自动化工程学院,安徽,合肥,230009
摘    要:文章实现了一种高速数字FIR滤波器.为满足FIR滤波器的速度要求,采用了一种基于"移位-加"的专用常数乘加器来实现常系数滤波器的乘加运算.该常数乘加器基于CSD编码技术,采用3-2压缩器,并以华莱士树为其基本结构,与传统的直接实现结构相比运算速度明显提高,与应用在通用乘法器的并行乘加器相比又具有较小的面积.该文所设计的FIR滤波器,已作为内插滤波器应用在一种高速D/A转换芯片中.

关 键 词:CSD编码  3-2压缩器  乘法器  华莱士树
文章编号:1003-5060(2008)05-0736-04
修稿时间:2007-06-08

VLSI implementation of a high-speed digital FIR filter
WAN Chao,YIN Yong-sheng,DENG Hong-hui. VLSI implementation of a high-speed digital FIR filter[J]. Journal of Hefei University of Technology(Natural Science), 2008, 31(5): 736-739
Authors:WAN Chao  YIN Yong-sheng  DENG Hong-hui
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号