首页 | 本学科首页   官方微博 | 高级检索  
     

CPLD在PWM电路设计中的应用
引用本文:田玉利 高伟 宋宗玺. CPLD在PWM电路设计中的应用[J]. 科学技术与工程, 2007, 7(9): 2060-20632068
作者姓名:田玉利 高伟 宋宗玺
作者单位:中国科学院西安光学精密机械研究所,西安,710119;中国科学院研究生院,北京,100048;中国科学院西安光学精密机械研究所,西安,710119
摘    要:针对以往的用CPLD来设计PWM时存在的对死区时间的错误理解,介绍了一种基于复杂可编程逻辑器件(CPLD)的工程适用脉冲宽度调制(PWM)电路设计,源代码用VHDL语言编写,该电路能根据十六位输入数据产生精确的占空比可调的PWM信号,具有死区时间可调、接口简单、资源耗费少、精度高等优点。

关 键 词:CPLD  脉冲宽度调制(PWM)  ISA总线  死区
文章编号:1671-1819(2007)09-2060-05
收稿时间:2006-12-29
修稿时间:2006-12-29

Application of CPLD in PWM Circuit Design
TIAN Yu-li,GAO Wei,SONG Zong-xi. Application of CPLD in PWM Circuit Design[J]. Science Technology and Engineering, 2007, 7(9): 2060-20632068
Authors:TIAN Yu-li  GAO Wei  SONG Zong-xi
Abstract:The way to design PWM circuit based on CPLD, the program is written by VHDL which is a hardware design language. This design can produce accurate PWM signal, according to 16 bits input, whose dead time can be regulate, interface is sample, consumption of resource is little and accuracy is high. It can be used in brushless DC Motor controlling.
Keywords:CPLD  Pulse Width Modulation(PWM)  ISA Bus  dead time
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号