首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的十进制浮点乘法器的设计与研究
作者姓名:唐佐侠  杨军  董寅
作者单位:云南大学 信息学院, 云南 昆明 650091
摘    要:以IEEE-754r这个新的标准为基础给出了一个基于FPGA的十进制浮点乘法器模型.由于新标准的修订和十进制浮点乘法运算的应用广泛性,本模型设计在医疗和金融行业,以及图像处理技术方面具有一定的实际意义.模型采用新型BCD编码及Signed-Digitradix-4算法进行十进制浮点数分解运算.与二进制浮点运算相比,具有运算范围更宽、计算精度更高、应用范围更广等特点.

关 键 词:十进制浮点乘法器  Signed-Digit radix-4  余三码  BCD编码  DPD编码
收稿时间:2010-03-25
本文献已被 CNKI 等数据库收录!
点击此处可从《云南大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《云南大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号