首页 | 本学科首页   官方微博 | 高级检索  
     检索      

千兆以太网同步检测集成电路设计
引用本文:赵文虎,王志功,吴微,李本靖.千兆以太网同步检测集成电路设计[J].东南大学学报(自然科学版),2002,32(2):161-165.
作者姓名:赵文虎  王志功  吴微  李本靖
作者单位:东南大学射频与光电集成电路研究所,南京,210096
基金项目:国家自然科学基金资助项目 (6982 5 10 1)
摘    要:采用两组分接电路结构,并将同步码字检测电路置于间,设计了千兆以太网同步检测集成电路。实现1.25Gb/s速率的千兆以太网数据由1路到10路的串并转换以及同步码这的检测。分析了RC网络效应对超高速集成电路中互连线的影响,基于TSMC0.35μmCOMS工艺建立电路模型,使用Smartspice工具在不同温度(0-70℃)、电源电压(3.15-3.45V)及输入信号等条件下进行仿真.结合版图参数提取后仿真的比较,证明了该设计在减小规模,简化结构和加快仿真流程方面的有效性,电路版图采用全定制方式实现。

关 键 词:千兆以太网  码组检测  互连线  同步检测集成电路  设计
文章编号:1001-0505(2002)02-0161-05

Gigabit-Ethernet synchronization detector integrated circuit
Zhao Wenhu,Wang Zhigong,Wu Wei,Li Benjing.Gigabit-Ethernet synchronization detector integrated circuit[J].Journal of Southeast University(Natural Science Edition),2002,32(2):161-165.
Authors:Zhao Wenhu  Wang Zhigong  Wu Wei  Li Benjing
Abstract:
Keywords:gigabit  Ethernet  comma  detector  interconnection
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号