首页 | 本学科首页   官方微博 | 高级检索  
     

基于Verilog的LDPC编译码设计
引用本文:何伟,郭志欢. 基于Verilog的LDPC编译码设计[J]. 重庆大学学报(自然科学版), 2014, 37(6): 45-50
作者姓名:何伟  郭志欢
作者单位:重庆大学 通信工程学院,400044;重庆大学 通信工程学院,400044
基金项目:重庆市科委自然科学基金资助项目(CSTC2011BB2048);国家级大学生创新项目。
摘    要:LDPC(low density parity check code)码是目前最优秀的码字之一,其接近香农传输极限的性能使其成为第四代通信系统(4G)强有力的竞争者。论文通过Verilog实现LDPC编译码算法从而提高运算效率,选用了“π旋转矩阵构造法”进行编码,“皇后算法”较好的避免了H矩阵中小环的出现。译码采用“UMP BP-Based(最小和或最大积)算法”,其中的对数运算将小数控制在了-100到100之间,对于运算过程中的大量小数均采用Q8(定点数)格式表示,范围-128≤X≤127.996 093 75,精度0.003 906 25,从而避免了浮点数运算,因此可以完全采用Verilog语言描述LDPC译码算法。程序中没有使用任何公司的IP核,适用于所有FPGA,可移植性好。

关 键 词:LDPC;Verilog实现;Q格式;π矩阵;UMP BP-Based算法
收稿时间:2013-12-02

LDPC encoding and decoding design based on Verilog HDL
HE Wei and GUO Zhihuan. LDPC encoding and decoding design based on Verilog HDL[J]. Journal of Chongqing University(Natural Science Edition), 2014, 37(6): 45-50
Authors:HE Wei and GUO Zhihuan
Abstract:
Keywords:
点击此处可从《重庆大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《重庆大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号