首页 | 本学科首页   官方微博 | 高级检索  
     检索      

网络处理器中的高速缓冲机制及其有效性分析
引用本文:刘祯,刘斌,郑凯,陈善真.网络处理器中的高速缓冲机制及其有效性分析[J].清华大学学报(自然科学版),2008,48(1):113-116.
作者姓名:刘祯  刘斌  郑凯  陈善真
作者单位:1. 清华大学,计算机科学与技术系,北京,100084
2. 清华大学,软件学院,北京,100084
基金项目:国家自然科学基金 , 中国-爱尔兰科技合作目 , 教育部高等学校博士学科点专项科研基金 , 教育部培育基金
摘    要:高速缓冲机制(Cache)在网络处理器中的应用得到广泛的关注.为了指导新的网络处理器的设计,对cache机制的有效性进行系统化的研究.该文截取实际网络链路上的流量,对数据包处理过程进行模拟,并分析cache机制对网络处理器的各性能参数的影响.实验表明: cache机制可有效缓解数据包突发性的到达给数据处理带来的压力,提高网络处理器的吞吐量、降低丢包率和排队延迟、减少多线程机制对处理模式的敏感程度.因此, cache机制对网络处理器中已有的延迟隐藏机制是一个很好的补充.

关 键 词:网络设备  网络处理器  高速缓冲  多线程
文章编号:1000-0054(2008)01-0113-04
修稿时间:2006年11月12

Trace driven study of the effectiveness of caching mechanisms for network processors
LIU Zhen,LIU Bin,ZHENG Kai,CHEN Shanzhen.Trace driven study of the effectiveness of caching mechanisms for network processors[J].Journal of Tsinghua University(Science and Technology),2008,48(1):113-116.
Authors:LIU Zhen  LIU Bin  ZHENG Kai  CHEN Shanzhen
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号