排序方式: 共有7条查询结果,搜索用时 15 毫秒
1
1.
介绍了直接数字波形合成(direct digital waveform synthesizer,DDWS)的误差来源,分析了DDWS结构中其数模转换器(DAC)信号重构机理,比较研究了DAC信号重构误差对输出信号脉冲压缩结果的影响。提出了一种针对DAC带来的信号辛格函数调制误差的数字化补偿算法,对中频30 MHz,带宽分别为40 MHz和20 MHz的超宽带低中频线性调频信号进行了实际补偿。实验结果表明该算法简单方便,能有效补偿DAC带来的波形调制误差。 相似文献
2.
邹虹 《重庆邮电学院学报(自然科学版)》1996,8(2):76-78
本文介绍一种利用8031单片机构成的波形发生器,对波形产生的原理、方法、频率控制及幅度控制进行了叙述,给出了详细的硬件原理图,主程序流程图及部分子程序流程图。 相似文献
3.
混合信号SoC联合测试方案 总被引:1,自引:0,他引:1
混合信号片上系统(SoC)模拟核的测试是SoC测试的难点之一,常用片上数模转换器(DAC)、模数转换器(ADC)配合模拟核进行测试。本文对于片上DAC、模拟核、ADC同时待测的情况,基于模拟核的振荡测试、ADC柱状图测试和DAC脉宽测试等方法,提出联合测试方案。将重构模拟核产生的三角波振荡信号,分别作为ADC柱状图测试和DAC脉宽测试的激励,并引入ADC和DAC的直连测试作为补充,构建三者两两之间的联合测试。该方案在对电路进行少量重构的条件下,自生成并复用测试激励,可实现对单故障的定位并解决双故障掩盖问题。 相似文献
4.
四路视频和音频信号的光纤传输系统设计 总被引:2,自引:0,他引:2
利用可编程式逻辑器件、并串转换器和串并转换器及光收发器,设计一个专用的数字光纤传输系统.将多路模拟基带信号的视频和音频进行数字化,形成高速数字流;然后,在现场可编程门阵列(FPGA)上对高速数字流进行时分复用,并通过并串转换器转换为串行数字流,送到光发射器;最后,通过光发射器发射耦合进入光纤传输.接收端则进行相反的操作... 相似文献
5.
根据IEEE 802.3协议的指标要求,设计了一种采用0.18μm 1.8 V CMOS工艺的10/100 Mb/s以太网物理层发送电路.电路的实质是一个分辨率为5 bit,采样速率为125 MHz,上升下降时间为4 ns的电流驱动型数模转换器.芯片面积0.865 mm2,100 Mb/s时功耗为83.37 mW,10 Mb/s时功耗为109.6 mW. 相似文献
6.
尹传元 《南京大学学报(自然科学版)》1988,(4)
本文详细地叙述了如何采用单板机接口电路来代替多道分析器。通过分析多道电路的工作过程,阐明了这个接口电路的关键部分是峰值保持电路,它直接影响该接口电路的分辨能力,为此,选用由集成元件组成的比较式峰值保持电路,通过反复的调试,获得了输入脉冲幅值得保持精度小于1%的工作稳定线性电路。此外,本文还对软件设计作了简单的介绍,并提供了流程图。最后,文章又叙述了用该接口电路测量~(137)C_r和~(60)C_o两种放射源的Υ能谱,并进行了重复试验,其结果基本一样,分辩率均小于10%。这一结果表明,该接口电路能做教学和科研工作。 相似文献
7.
提出一种新型积分非线性优化方法,即在电流源上分别并联两组控制信号与原电流源的控制信号相反的辅助伪差分共源共栅MOS管,其电流源产生一个与原共源共栅电流源相反的积分非线性偏差,极大减小数模转换器的积分非线性和开关毛刺现象.仿真结果表明,优化后的积分非线性减少96%,数模转化器的有效转换位数增加了2.1bit,无杂散动态谐波范围增加了15dB;未优化前的积分非线性设计与Monte Carlo仿真结果有500%的偏差,而优化后的偏差仅为60%. 相似文献
1