首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
综合类   5篇
  2016年   1篇
  2015年   1篇
  2014年   1篇
  1997年   1篇
  1989年   1篇
排序方式: 共有5条查询结果,搜索用时 15 毫秒
1
1.
本文主要介绍了一种适用于大功率真空管发射机的高压电源设计方案,分析了其工作原理,并对防冲电路、零电压全桥逆变谐振电路、高性能控制电路等关键电路进行了论述。  相似文献   
2.
本文设计了在FPGA上实现的一款带全数字的延时锁定环(DLL)反馈的TDC电路,该TDC采用了延迟内插法延迟链结构.解决了利用FPGA配置电路对FPGA内部开关参数进行高低温(-55~125℃)测试的问题.延迟链选择的是FPGA中快速进位链,在0.18μm工艺FPGA上,分辨率在25℃下能达到167ps.与另外一种在反熔丝结构FPGA上实现的TDC相比,分辨率在0℃,25℃,50℃分别提高了16.8%,16.5%,16.7%.在相同温度下,分辨率的变化基本保持一致,但反熔丝FPGA上的TDC需要对编码链进行反复的调整,而本文的TDC通过DLL锁定就可以完成对延迟链的调整,大大减小了开发和设计的时间和成本.  相似文献   
3.
一种基于FPGA快速进位链的时间数字转换电路   总被引:1,自引:0,他引:1  
设计了一种基于FPGA快速进位链的时间-数字转换电路.该电路采用延迟内插技术,引入双链结构消除建立/保持时间对寄存器阵列输出结果的影响,并采用半周期平均延迟测试法,在Xilinx Virtex-4芯片上实测获得了59.19ps的分辨率.该电路采用使能控制模块将寄存器阵列输出结果的锁定时间控制在一个时钟周期内.使用FPGA Editor软件对该电路中单级延迟宏单元进行配置,并利用用户约束文件替代传统的手工布局布线,使得电路具有可移植性.此外,利用该电路对实测芯片中的CLB组合开关参数进行了测试,结果满足数据手册中提供的参数值的范围.  相似文献   
4.
本文首先分析了NoLa型感应电动机晶闸管调压调速的功率因数,和效率低的根本原因,从而提出了改进功率因数和效率的措施。然后,提出了低同步速度时恒转矩调速方案;对它进行了静态分析;最后,报告了本装置的实验和运行情况。  相似文献   
5.
本文经过推导,找到了一种可用来计算电力电子变流器电路中周期非正弦电流在铁磁器件中引起涡流损耗的微分电流法,并用实例说明了它的应用,证明了它较传统的Fourier谐波分析方法简单、方便,有实用价值。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号