排序方式: 共有27条查询结果,搜索用时 0 毫秒
1.
介绍了多种最新的嵌入式静态随机存储器低功耗设计技术。存储器的总功耗为动态功耗和静态功耗之和。动态功耗又分读周期功耗和写周期功耗。减少动态功耗的主要技术:(1)降低开关电容。(2)降低充放电电压摆幅等。减少静态功耗的主要技术是降低衬底电流和栅电流等。对多种低功耗技术做了分析和总结,并提出了改进意见。 相似文献
2.
FRAM铁电存储器的应用 总被引:4,自引:0,他引:4
介绍了铁电存储器的特点,详细阐述了在51系统中应用铁电存储器的原理及接口技术,给出了应用实例. 相似文献
3.
王敏 《西安工程科技学院学报》2004,18(3):277-279
介绍了用FPGA实现数据通讯信号源的生成方法.研究了由FPGA软件包实现配置数据的转换,及由单片机实时地控制配置数据的下载,并给出了系统实现的一般流程. 相似文献
4.
LR3991语音合成芯片的性能研究 总被引:2,自引:2,他引:0
利用语音合成芯片LR3991辅以各种外围电路设计了一套开发系统。在此系统下,对LR3991芯片一些未揭示功能进行了深入研究,得到几点有实用价值的结果。它对于有效地进行LR3991芯片应用系统的开发具有重要的意义。 相似文献
5.
Xilinx FPGA内嵌的QDRII SRAM控制器实现了高速QDR协议,完成对QDRII SRAM的精确校正和高速数据的读写[1]。基于内嵌QDRII SRAM控制器读/写状态机和物理接口设计的复杂性,本文详细论述了其实现的具体细节,包括burst2和burst4读写状态机的设计,物理接口读写通路的设计以及延迟校准的设计等。而且为了验证在系统环境下QDRII SRAM控制器的读写功能,本文设计了RapidIO到QDRII SRAM控制器的burst4接口,实现了带RapidIO接口的DSP、PowerPC等各类主机对于高速burst4 QDRII SRAM的读写访问。 相似文献
6.
讨论了基于SRAM技术的CPLD/FPCA可编程逻辑器件的编程方法,并以ALTERA公司FLEX10系列器件为例,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行,能在系统复位或上电时自动对器件编程,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题,而且使单一芯片可以具有多种逻辑功能,实现了该类器件逻辑功能的在系统多方案的灵活配置。 相似文献
7.
设计实现了一个用于产生宽带通信信号的任意波形产生器,详细介绍了系统的工作原理和流程,对所选择的关键器件作了说明,并对合成信号的波形和信噪比指标分别作了仿真和分析.理论分析和仿真结果表明,该系统能够同时产生多路高密度通信信号,并且有很宽的输出频带.图4,表1,参8. 相似文献
8.
沈祖斌 《江汉大学学报(自然科学版)》2004,32(1):34-37
阐述如何对FLEX10K器件进行编程,介绍了3种方案采用构造用EPROM的主动串行方式,采用微处理器的被动串行方式和被动并行方式. 相似文献
9.
提出一种新型电流模式SRAM灵敏放大器结构。该灵敏放大器采用两级结构, 通过增加一级基于锁存器结构的高速放大电路, 能够快速感应位线的电流变化并放大为全摆幅信号, 不仅能加快求值速度, 而且电流传送器还起到隔离直流通路、减少电路直通功耗的作用。 基于1.0 V/65 nm工艺的HSPICE仿真结果显示, 与WTA灵敏放大器相比, 该灵敏放大器速度提高17%, 功耗减少86%。 相似文献
10.
随着半导体及电子工艺技术的迅速发展,器件向着小尺度、低电压、低电荷、高集成度迈进,大气中子对航空及地面的电子系统造成的单粒子效应越来越显著.本文采用PHITS2.24蒙特卡罗程序及其事件发生器功能,借助于核反应模型与截面数据,验算了描述器件发生单粒子翻转能力的MBGR参数,并采用大气高能中子能谱,对SRAM器件的单粒子翻转率进行了计算与分析.这为我们今后模拟大气中子产生的各类单粒子效应提供了基本方法,也为将来开展相应的辐照实验提供了理论基础. 相似文献