首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   144篇
  免费   3篇
  国内免费   5篇
系统科学   4篇
丛书文集   7篇
综合类   141篇
  2023年   4篇
  2022年   3篇
  2019年   1篇
  2017年   1篇
  2016年   1篇
  2015年   2篇
  2014年   4篇
  2013年   4篇
  2012年   8篇
  2011年   3篇
  2010年   6篇
  2009年   10篇
  2008年   5篇
  2007年   11篇
  2006年   10篇
  2005年   15篇
  2004年   10篇
  2003年   4篇
  2002年   8篇
  2001年   3篇
  2000年   5篇
  1999年   2篇
  1998年   5篇
  1997年   1篇
  1996年   2篇
  1994年   2篇
  1993年   5篇
  1992年   4篇
  1991年   3篇
  1990年   7篇
  1989年   2篇
  1988年   1篇
排序方式: 共有152条查询结果,搜索用时 15 毫秒
1.
以DVB-C系统中的RS编码为例,参照Berlekamp比特串行乘法器,提出了一种基于对偶基的比特并行乘法器的方法来实现RS编码器,可以达到较高的吞吐率,从而可以采用FTGA/CPLD实现高速RS编码。  相似文献   
2.
为提高定点乘法器速度,减少乘法器面积,基于Radix-16冗余并行乘法器,将奇数倍部分积用冗余差分形式表示;将部分积的修正位与部分积进行压缩,减少了部分积数量;通过优化控制信号产生电路、Booth解码电路和二进制转换电路的结构,进一步减少了乘法器延时和面积.TSMC 180nm工艺下的Design Complier综合结果表明,改进后冗余乘法器的面积相对减少8%,延时相对减少11%.  相似文献   
3.
针对当前电能参数测量系统精度低、受器件和温度影响较大的现状,采用时分割乘法器设计了电能参数测量系统。该系统主要由时分割乘法器、低通滤波器、电压频率转换器组成,能够完成电流、电压真有效值以及无功功率、有功功率、视在功率、功率因数等的测量和显示。误差分析表明:该系统对有功功率的测量精度可达0.1级,其测量范围广且设计灵活,适合于设计高精确度、高准确度的电能测量仪器。  相似文献   
4.
为了减小乘法器量化噪声对认知无线电信道检测性能的影响并节省芯片面积,提出一种高精度的固定位宽基-4Booth(FBB-4B)乘法器结构.该乘法器的截断部分被分为保留、自适应补偿和常数补偿3部分.常数补偿部分的量化误差补偿值合并到自适应补偿部分,根据自适应补偿部分进位状态的编码产生自适应量化误差补偿值,并设计了补偿进位生成电路.相较于截断部分全部采用自适应补偿的乘法器,FBB-4B乘法器的自适应补偿部分所包含的部分积位数较少,使得自适应补偿部分的量化误差减小,从而提高了该乘法器的精度.仿真实验表明,FBB-4B乘法器的精度比其他同类乘法器的精度提高了约13%,比理想基-4Booth乘法器的面积减少了30%左右.  相似文献   
5.
吴桂军  雷勇 《科技信息》2011,(31):81-81
由八位加法器构成的以时序逻辑方式设计的八位乘法器,具有一定的实用价值,而且由FPGA构成实验系统后,可以很容易的用ASIC大型集成芯片来完成,性价比高,可操作性强。  相似文献   
6.
本文介绍一种新型全电子式智能化三相有功复费电度表.该电度表在设计上采用了一些新的思想和技巧,大大简化了测量过程,提高了测量精度.  相似文献   
7.
介绍一种基于DTMF编码的电力线载波系统,该系统由双音频(DTMF)编译码芯片HT9200和MT8870、模拟乘法器MC1496和电力线耦合器组成。通过对系统组成原理的介绍,详细论述了系统的设计过程以及为了保证其通信的可靠性而采取的干扰和软件纠错措施。试验证明,该系统充分发挥了DTMF的优良性,是一套低成本的电力线载波数据通信系统。  相似文献   
8.
简要介绍多级倍频电路的倍频原理、设计方法,分析多级倍频电路输出信号的频谱以及在使用中的注意问题。  相似文献   
9.
简要介绍了流水线技术的工作原理,分析了基于流水线的乘法器原理及算法,并用FPGA实现。  相似文献   
10.
A 3.5 times PLL clock frequency multiplier for low voltage different signal (LVDS) driver is presented. A novel adaptive charge pump can automatically switch the loop bandwidth and a voltage-controlled oscillator (VCO) is designed with the aid of frequency ranges reuse technology. The circuit is implemented using 1st Silicon 0.25 μm mixed-signal complementary metal-oxide-semiconductor (CMOS) process. Simulation results show that the PLL clock frequency multiplier has very low phase noise and very short capture time .  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号