首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   0篇
丛书文集   1篇
综合类   7篇
  2010年   1篇
  2008年   1篇
  2007年   1篇
  2006年   1篇
  2005年   1篇
  2004年   2篇
  2002年   1篇
排序方式: 共有8条查询结果,搜索用时 0 毫秒
1
1.
介绍了利用MAX +PLUSII实现数字电路实验仿真的特点及其在数字电路实验中的应用  相似文献   
2.
MAX+plusII是美国Altera公司设计的一种EDA软件,用于开发CPLD/FPGA进行数字系统的设计.文章以一个实际电路设计为例,简要阐述了MAX+plusII完成设计的过程.  相似文献   
3.
分析了HDB3编码原理,提出了基于MAX plusII平台的HDB3编码系统方案,设计了HDB3编码功能模块,并以HDB3编码为例阐明了在MAX plusII中嵌入自定义模块的方法;调试结果和分析表明,提出的方案可行,为一般用户提供了一种利用MAX plusII开放性能实现专用功能模块的有效手段和方法。  相似文献   
4.
利用VHDL语言在PLD器件上设计全功能计数控制装置,使其实现计量、显示长度并根据预置数输出控制信号的功能。设计体现了VHDL语言的规范、高效,编程灵活、容易升级的特点。系统程序采用Ahera公司的MAX plusⅡ软件设计,下载至FLEX10K系列芯片。  相似文献   
5.
以同步模4可逆计数器的VHDL语言设计为例,介绍了VHDL和有限状态机的特点以及基于VHDL的有限状态机设计的方法和过程。  相似文献   
6.
介绍了一种基于EDA工具——MAX plus II的多功能数字时钟的设计。在设计了数字时钟的每一个单元电路:分频、计时、显示及整点报时电路之后下载到硬件实现。其设计巧妙结合文本、原理图两种输入方法,思路简洁、新颖,经验证系统功能可靠。  相似文献   
7.
描述了一种基于FPGA实现的全数字通信系统帧同步电路原理,并在MAX plusII软件平台上,结合原理图和VHDL语言进行了编译、仿真、下载.该电路实现了帧同步的全数字化,整个电路集成到FPGA芯片中,是实现通信系统的全数字化和集成化的基础.  相似文献   
8.
介绍了一个数字系统综合设计实验:可编程单次脉冲发生器的设计与实现。该脉冲发生器可在输入按键的控制下,产生单次的脉冲,脉冲的宽度可由8位的输入数据控制。实验以FPGA为硬件基础,以MAX+plusⅡ为软件工具开发完成。实验不仅体现了数字系统设计实验课程的综合训练目标,要求学生能综合、灵活应用VerilogHDL语言,掌握多层次结构系统设计方法、Top_down设计思想和FPGA开发方法等理论知识,并且与工程实际结合紧密。所开发的系统具有很大的实用价值,是一个值得推广的典型教学实验。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号