首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3篇
  免费   0篇
综合类   3篇
  2006年   2篇
  1997年   1篇
排序方式: 共有3条查询结果,搜索用时 234 毫秒
1
1.
在内建自测试的基本原理上实现了一种有效地适用于16位定点DSP的BIST设计方案,包括内部逻辑的BIST设计和Memory的BIST设计;通过与IEEE 1149.1兼容的边界扫描技术来对BIST实现控制,并提供电路板级的测试.测试结果证明,该设计的故障覆盖率达到了98%以上,确保了DSP芯片的品质.  相似文献   
2.
用RLC互连线模型实现时钟电路的动态优化   总被引:1,自引:0,他引:1  
根据RLC互连线的二极点模型,得到一个简单的估算信号延迟和上升沿的解析表达式,并利用其实现对高速时钟电路动态优化设计,以保证信号在传输过程中不失真;同时设计了一个模拟器来验证时钟电路的性能.模拟结果表明,我们的算法降低了计算的复杂度,缩短了时钟电路优化的时间.  相似文献   
3.
用有限元法分析了任意形状槽波导。在槽波导开放端口引进了吸收边界条件。对矩形槽波导、V形槽波导、圆形槽波导的分析表明,计算结果与实验值以及其它方法得到的结果有较好的吻合。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号