首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1篇
  免费   2篇
综合类   3篇
  2022年   1篇
  2020年   1篇
  2002年   1篇
排序方式: 共有3条查询结果,搜索用时 15 毫秒
1
1.
为了解决光模块中高功耗芯片恶化激光调制器性能,以及解决收发端时钟基准偏差导致误码率高的问题,设计了一款低功耗高抖动容限的时钟数据恢复电路(CDR)。通过采用压控振荡器(VCO)型全速时钟的CDR系统架构和电感峰化的时钟缓冲技术,降低了CDR芯片的功耗;通过在CDR积分通路中引入零点补偿电阻,提高了CDR的抖动容限。该CDR采用CMOS 65 nm工艺设计和1.1 V电源供电,后端仿真结果表明:当CDR电路工作在28 Gbps时,功耗是2.18 pJ/bit,能容忍的固定频差是5 000 ppm,恢复时钟的抖动峰峰值是5.6 ps,抖动容限达到了设计指标,且满足CIE-25/28G协议规范。  相似文献   
2.
随着国际上风力发展的开发利用 ,近年来我国风力发电得到了较大的发展。目前 ,我国内蒙、新疆已建设了较大规模的风电场 ,辽宁大连、河北张家口、广东南澳以及浙江、福建、海南等地利用当地的资源条件 ,也相继建成了一定容量的风电场。根据电力部的规划 ,我国在本世纪初要大力发展清洁再生能源 ,特别是发展风力发电。华东地区位于东亚季风区 ,风能资源十分丰富 ,同时拥有广阔的滩涂 ,应当因地制宜、利用有利的自然条件 ,抓住机遇发展风电 ,为实现电力可持续发展战略作出贡献。一、华东地区经济发展对能源的需求到21世纪中叶 ,我国将基本实…  相似文献   
3.
为解决高速串行接口(SerDes)中时钟数据恢复电路(CDR)的恢复时钟抖动较大的问题,设计了一种基于非等值尾电流源技术的新型高速高线性度相位插值器。该技术在分析相位插值器输入控制码和输出时钟相位产生非线性机理的基础上,通过计算晶体管电路中插值器输出时钟相位与尾电流源权重的反函数关系,精确设计了相位插值器中尾电流源阵列参数,实现了高速率下相位插值器的高线性度关系,有效提高了CDR恢复时钟抖动性能。通过设计一款基于CMOS 65nm工艺的22Gb/s SerDes接收机对该技术进行了验证。电路后端仿真结果表明:相较于传统结构,该相位插值器线性度提高了55.1%,CDR恢复时钟的抖动性能提高了22.5%。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号