排序方式: 共有8条查询结果,搜索用时 0 毫秒
1
1.
文章针对时间交织模数转换器(time-interleaved analog-to-digital converter, TIADC)通道间采样时间失配误差的校准,提出了基于最小均方(least mean square,LMS)自适应迭代提取采样时间误差的通用方法,并据此设计了一种基于互相关原理的反馈式校准结构,该结构可实现过奈奎斯特频域的宽带宽单频输入信号的校准,且适用于任意通道数;建立了一个1 GS/s的12-bit TIADC模型以仿真验证,当输入信号归一化频率fin/fs=0.474时,校准后的有效位数(effective number of bits,ENOB)从4.64 bits提高到11.96bits。该文对于此类反馈式全数字后台校准技术的实现具有借鉴意义。 相似文献
2.
文章实现了一种高速数字FIR滤波器.为满足FIR滤波器的速度要求,采用了一种基于"移位-加"的专用常数乘加器来实现常系数滤波器的乘加运算.该常数乘加器基于CSD编码技术,采用3-2压缩器,并以华莱士树为其基本结构,与传统的直接实现结构相比运算速度明显提高,与应用在通用乘法器的并行乘加器相比又具有较小的面积.该文所设计的FIR滤波器,已作为内插滤波器应用在一种高速D/A转换芯片中. 相似文献
3.
日前,广东省与朗讯科技光网络公司宣布,将联合建立以广州为中心的光子产业带,即“广东光谷”。卢瑞华省长与在光通信领域堪称世界“领头羊”的朗讯公司总裁杰罗德.巴特斯等就建立“广东光谷”进行了深入探讨。钟启权副省长称,“光谷”的建立,将引发一场新的产业革命。目前,美国的“光谷”也是刚刚启动,对广东乃至全国而言,全国发展光子产业任重而道远。 相似文献
5.
文章设计了一款完全集成的高性能4阶电荷泵锁相环.根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能.首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然后给出了关键电路的结构以及前、后仿真的结果.在SMIC0.35μm 2P3M CMOS工艺条件下,该锁相环的正常工作范围为60~640 MHz,400 MHz时周期到周期抖动为96 ps,面积为0.38 mm2.内嵌本电路的一种DAC芯片已交付数据,成功参加MPW项目流片. 相似文献
6.
7.
1.5 V低功耗CMOS恒跨导轨对轨运算放大器 总被引:1,自引:0,他引:1
运算放大器是模拟集成电路中用途最广、最基本的部件。随着系统功耗及电源电压的降低,传统的运算放大器已经不能满足低压下大共模输入范围及宽输出摆幅的要求。轨对轨运算放大器可以有效解决这一问题,然而传统的轨对轨运算放大器存在跨导不恒定的缺点。本文设计一种1.5V低功耗CMOS恒跨导轨对轨运算放大器,输入级采用最小电流选择电路,不仅实现了跨导的恒定,而且具有跨导不依赖于理想平方律模型、MOS管可以工作于所有区域、移植性好的优点。输出级采用前馈式AB类输出级,不仅能够精确控制输出晶体管电流,而且使输出达到轨对轨全摆幅。所设计的运算放大器采用了改进的级联结构,以减小运算放大器的噪声和失调。基于SMIC0.18μm工艺模型,利用Hspice软件对电路进行仿真,仿真结果表明,当电路驱动2pF的电容负载以及10kΩ的电阻负载时,直流增益达到83.2dB,单位增益带宽为7.76MHz,相位裕度为63°;输入输出均达到轨对轨全摆幅;在整个共模输入变化范围内跨导变化率仅为2.49%;具有较高的共模抑制比和电源抑制比;在1.5V低压下正常工作,静态功耗仅为0.24mW。 相似文献
8.
文章设计了一种应用于D/A转换器芯片中的带隙基准电压电路,在3 V工作电压下具有极低的温度系数,输出电压低于传统带隙基准电路.该电路改进了传统带隙基准电路,减小了运放失调和电路误差,通过电阻二次分压降低了基准输出电压.在SMIC 0.35 μm CMOS工艺下,使用Hspice进行了仿真.仿真结果表明:该基准的温度系数在-40~100 ℃的范围内仅为3.6×10-6 /℃;电源电压在2.7~3.3 V之间变化时,电源抑制比为52 dB.该文设计的带隙基准电压源完全符合设计要求,是一个性能良好的基准电路. 相似文献
1