首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   1篇
  免费   0篇
综合类   1篇
  2005年   1篇
排序方式: 共有1条查询结果,搜索用时 0 毫秒
1
1.
为满足现代高分辨率雷达大容量高速缓存以及被动雷达和时差定位系统采样预触发的需要,提出了采用多片先进先出(FIFO)芯片级联的硬件结构实现可编程采样预触发和缓存容量扩展.分析了两级FIFO级联时芯片间接口的时序,给出了对FIFO可编程标志位的设置方法.实际应用证明,采用该结构可使系统的缓存容量达到2 MB,预触发量达到1 MB,且两种功能可由FPGA控制切换.该结构也适用于其它具有可编程标志的FIFO.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号