首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   139篇
  免费   7篇
  国内免费   3篇
系统科学   12篇
丛书文集   6篇
现状及发展   1篇
综合类   130篇
  2023年   1篇
  2022年   1篇
  2021年   2篇
  2020年   3篇
  2019年   4篇
  2018年   1篇
  2016年   3篇
  2015年   3篇
  2014年   7篇
  2013年   7篇
  2012年   10篇
  2011年   12篇
  2010年   8篇
  2009年   11篇
  2008年   10篇
  2007年   6篇
  2006年   18篇
  2005年   12篇
  2004年   12篇
  2003年   3篇
  2002年   3篇
  2001年   4篇
  2000年   3篇
  1999年   1篇
  1998年   3篇
  1995年   1篇
排序方式: 共有149条查询结果,搜索用时 312 毫秒
91.
一种模糊可用度的ADC鱼雷作战效能模型   总被引:1,自引:0,他引:1  
针对长期贮存的鱼雷武器系统的效能评估,在ADC模型的基础上,结合模型数学理论计算“长期贮存,一次使用”鱼雷武器系统的作战效能,给出了一个新的效能计算方法。与传统的ADC模型计算方法相比,该方法与鱼雷使用的实际状况更为相符。  相似文献   
92.
多通道缓冲串口是TI公司集成在其DSP芯片上的一种新型串行接口,具有发送接收双缓冲结构,同时具有多通道时分多路功能,使用起来方便灵活。本文介绍了这种串口的原理和结构特点,重点介绍了它在高音质音频前端中的一种应用方案,其中包括音频前端的选择、系统的硬件连接设计以及各种寄存器参数的选取。  相似文献   
93.
本文介绍利用嵌入式语音识别处理器来设计智能玩具。其中硬件设计是基于SPCE061A单片机的语音识别电路设计、电机控制电路设计和状态显示设计;系统软件包括语音提示、对特定发音人训练和识别。经测试,识别准确率较高,控制准确。  相似文献   
94.
王俊  孙进平  杨晨阳 《系统仿真学报》2005,17(1):231-233,237
由于OFDM系统PAPR较高,因而对模拟器件的性能要求比较严格.考虑到802.11.g系统的兼容性,可采样限幅处理降低PAPR.讨论了OFDM系统设计时,模拟器件非线性对PAPR的影响.给出了进行ADC/DAC和放大器仿真的模型和方法,设计了一个802.11.g系统模拟器件性能的测试系统.利用该测试系统得到了802.11.g系统中模拟器件选择的一些参数要求.并利用该方法进行802.11.g定点性能仿真.通过上述测试,为整个系统的硬件设计提供了先期验证.  相似文献   
95.
本文主要介绍内核兼容8051的MSC1210单片机结构特点,其高性能ADC、片内存储器等功能及该芯片在压力测量中的应用。  相似文献   
96.
提出一种新的应用于单比特量化软件接收机中的鉴相器--鲁棒数字鉴相器。与已有的数字鉴相器不同,提出的鉴相器是对I、Q 两路的载波相位分别进行估计,再进行线性融合,从而提供了比数字鉴相器更好的精度和鲁棒性。分析与仿真结果表明,无论是在高信噪比还是低信噪比环境下,在单比特量化接收机中,提出的鉴相器估计精度均优于传统的反正切鉴相器和数字鉴相器,具有良好的性能和鲁棒性。  相似文献   
97.
提出了一种能够改善高精度辐照加固设计流水线型模数转换器(ADC)动态性能指标的减式抖动电路技术.其中,基于深度伪随机数生成器所产生的伪随机数来驱动高精度数模转换器而生成所需的抖动信号,将抖动信号与ADC的输入信号相加输送给ADC进行量化,并将抖动信号从ADC量化输出中减去,以降低ADC的信噪  相似文献   
98.
时钟抖动对ADC变换性能影响的仿真与研究   总被引:6,自引:1,他引:6  
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog-to-digital converter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的AD6644的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的SNR,采样频率越高,影响越大,但会改善SFDR.理论分析、仿真和实际测量的结果为高速、高精度ADC电路的设计和芯片选型提供了很好的参考.  相似文献   
99.
在对各主流采样系统设计的综合讨论基础上 ,提供了一种采用双端口RAM ,双CPU设计 ,且成本较低 ,并能实现多通道高速同步并行采样的方案 ,该方案适用于需要对“海量”数据高速采样的场所  相似文献   
100.
提出一种应用于逐次逼近型模数转换器的混合电容切换模式。该模式包含两个幅度相同但单调性相反的开关电容阵列, 无需任何额外的稳压电源和电容补偿阵列, 通过差分电压自身的互相补偿, 实现共模电压的稳定。利用上述技术, 基于0.18 μm的CMOS工艺实现一个转换速率为50 MS/s, 分辨率为10-bit的SAR ADC。设计过程中采用开窗逻辑, 减小了比较器输出信号到DAC 控制信号的传输时间; 采用包含自适应延时逻辑的比较环路, 缩短了SAR ADC低位比特的转换时间。测试结果表明, 所设计的SAR ADC在50 MS/s 的转换速率下, 可以实现57.31 dB的SNDR, 1.81 LSB的INL以及0.98 LSB的DNL。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号