全文获取类型
收费全文 | 126篇 |
免费 | 4篇 |
国内免费 | 7篇 |
专业分类
系统科学 | 6篇 |
丛书文集 | 5篇 |
综合类 | 126篇 |
出版年
2022年 | 1篇 |
2021年 | 2篇 |
2020年 | 3篇 |
2019年 | 3篇 |
2018年 | 2篇 |
2017年 | 1篇 |
2015年 | 5篇 |
2014年 | 6篇 |
2013年 | 5篇 |
2012年 | 2篇 |
2011年 | 3篇 |
2010年 | 5篇 |
2009年 | 7篇 |
2008年 | 11篇 |
2007年 | 6篇 |
2006年 | 14篇 |
2005年 | 5篇 |
2004年 | 9篇 |
2003年 | 4篇 |
2002年 | 3篇 |
2001年 | 2篇 |
1998年 | 2篇 |
1997年 | 3篇 |
1996年 | 3篇 |
1995年 | 2篇 |
1994年 | 5篇 |
1993年 | 6篇 |
1992年 | 3篇 |
1991年 | 6篇 |
1990年 | 1篇 |
1989年 | 2篇 |
1988年 | 1篇 |
1987年 | 1篇 |
1986年 | 1篇 |
1985年 | 2篇 |
排序方式: 共有137条查询结果,搜索用时 31 毫秒
51.
李月 《吉林大学学报(信息科学版)》1994,(2)
为解决数字锁相环的噪声分析及最佳参数选择问题,本文从理论上对数字锁相环输出相位噪声方差进行了分析,并在锁相环输出相位噪声方差最小的最佳准则下证明其最佳参数选择为ξ=1.从而为数字锁相环的设计与调整提供了可靠的理论根据。 相似文献
52.
针对小功率光伏并网发电系统,提出一种基于数字信号处理器控制的新颖单相光伏并网逆变系统的设计。根据系统的结构和控制原理,设计出最大功率跟踪算法和锁相环的软件设计流程图。仿真和实验的结果表明,并网电流与电网电压基本同频同相,并网系统的功率因数近似为1,完全满足设计的要求。 相似文献
53.
基于TSMC90nm CMOS工艺设计了一款高速锁相环.为优化锁相环整体的相位噪声及参考杂散性能,分析了差分电荷泵和LC压控振荡器的相位噪声,并且讨论了多模分频器的设计方法.高速锁相环的整体芯片版图面积为490μm×990μm.测试结果表明,在频偏1MHz处的相位噪声为-90dBc,参考杂散为-56.797dBc. 相似文献
54.
为使三相四线制电网中谐波电流检测电路结构更为简单,响应速度更快,检测结果更为精确,基于瞬时无功功率理论,对传统谐波电流检测法进行改进。将锁相环PL L去掉,设定固定角速度构造正、余弦回路;提出新算法矩阵,改进 i p-iq算法,去掉零序分量,使得三相四线制电网中电流正序分量的计算更为简便;将低通滤波器L PF换成陷波滤波器,利用其点阻滤波的特性,滤除工频电流,然后与含有谐波的原电流作差,快速、精确测得谐波电流。通过仿真,验证了改进后的 i p-iq法检测电路更简单、响应更快、检测结果更精确。 相似文献
55.
提出了一种数字通信中码元同步时钟信号的开环提取方法.根据此方法设计了码元同步时钟信号提取电路原理框图,本方法比通常用的闭环提取法具有同步快、实现简单等特点.给出了码元同步时钟信号的提取原理,并用单片机予以实现,同时给出了软件程序的流程图. 相似文献
56.
给出了一种小数分频技术的实现方法,并在实验的基础上进一步证实了小数分频的可行性.该法通过微机控制,分辨率可达1HZ. 相似文献
57.
58.
研究了解耦双同步参考系锁相环(Decoupling dual synchronous reference system phase-locked loop,
DDSRF-PLL)在电网电压不平衡情况下的锁相精度问题。为了消除直流偏移的影响,提出了一种结合混合二阶与三阶广义积分器(Mixed second- and third-order generalized integrator, MSTOGI)的DDSRF-PLL结构,且对其PI控制器引入了一种非线性函数进行控制。首先,利用了MSTOGI的滤波能力,能够有效地衰减谐波和降低直流偏移的影响。其次,非线性函数能够根据系统偏差的大小对PI参数进行调整,提高了锁相的精度和速度。通过Matlab/Simulink进行仿真,证明了文中提出方法的有效性与可靠性。 相似文献
59.
赵守斌 《淮北煤炭师范学院学报(自然科学版)》1997,(4)
本文主要研究了用锁相信频技术实现脉冲占空比的数字式测量.文中介绍了实施方案,叙述了测量原理,设计了测量电路并在实验测试中得到验证.适用于低频脉冲信号的测量. 相似文献
60.