首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   267篇
  免费   13篇
  国内免费   32篇
系统科学   10篇
丛书文集   13篇
现状及发展   2篇
综合类   287篇
  2023年   2篇
  2022年   2篇
  2021年   6篇
  2020年   1篇
  2019年   4篇
  2018年   2篇
  2017年   1篇
  2016年   3篇
  2015年   7篇
  2014年   15篇
  2013年   11篇
  2012年   17篇
  2011年   17篇
  2010年   9篇
  2009年   17篇
  2008年   18篇
  2007年   19篇
  2006年   24篇
  2005年   17篇
  2004年   15篇
  2003年   14篇
  2002年   13篇
  2001年   7篇
  2000年   13篇
  1999年   5篇
  1998年   7篇
  1997年   5篇
  1996年   6篇
  1995年   6篇
  1994年   4篇
  1993年   5篇
  1992年   1篇
  1991年   5篇
  1990年   9篇
  1989年   1篇
  1988年   1篇
  1987年   2篇
  1986年   1篇
排序方式: 共有312条查询结果,搜索用时 46 毫秒
51.
指出了国内几篇提出的文献增长模型所存在的问题.根据乘法原理提出文献科研关系的假说,提出了“研究领域大小”概念,进而修正指数增长模型得到逻辑增长曲线模型.  相似文献   
52.
GF(3m)作为小素数扩域GF(Pm)更加特殊的一种类型,定义于其上的椭圆曲线密码算法更加优越.基于有限域GF(3m)特殊性质,详细研究了GF(3m)上椭圆曲线群基本点算术运算,给出并证明了GF(3m)上超奇异和非超奇异椭圆曲线在仿射、射影、雅可比、Chudnovsky雅可比和López Dahab坐标系下普通点加、混...  相似文献   
53.
有限域是编码理论中相当重要的代数基础知识,有限域上的运算也显得非常重要.文章通过研究有限域的特点之后,给出了典型有限域GF(2n或3n)(n∈N)上加法与乘法的计算机实现.仿真结果表明,典型有限域上的加法和乘法都得到了很好的实现,具有潜在的实用价值.  相似文献   
54.
设q为素数的方幂, E=Fq^n为有限域F=Fq的n次扩张,N={α(i)=α^q^i︱i=0,1,…,n-1}为E在F上的一组正规基,T=(t(i,j))为其乘法表,B={β(i)=β^q^i︱i=0,1,…,n-1} 为N的对偶基,H=(h(i,j))为其乘法表,文中给出了:存在a,b∈Fq以及r∈{1,…,n-1}使β=a+bα(r)的两个充分必要条件,以及在该假设之下乘法表T和H之间的运算关系.  相似文献   
55.
针对矩阵算法的优化,且兼顾系统的总体性能,采用Ripple运算模式,提出了一种基于多处理单元的矩阵并行乘法器设计方案,并将其于FPGA上实现.最后,将其FPGA资源利用报告与移位累加算法做比较,表明该设计方案可使得系统在矩阵复杂度相同的情况下,大大缩短运算时间,提高系统的时钟频率,且芯片布局得以优化.  相似文献   
56.
基础教育课程改革中提出在数学课程中体现数学的文化价值。本文通过笔算乘法发展史料的研究而寻找数学史和小学数学教育的结合点,引入小学数学教学与数学史的历史文化向度的思考。认为历史文化向度的教学可以引导学生体会数学思想的发展过程,提供进一步探索与创造的学习氛围,使学生欣赏到不同的数学文化风格等,应该是小学数学课堂教学的另一种尝试。同时教师参考数学史料将对数学教学提供一种预见与指引。  相似文献   
57.
通过引入新乘法算子,针对模糊值函数定义了(☉)-模糊值积分,在此基础上给出了模糊值函数序列一致可积的充要条件,并研究了模糊值函数序列一致可积与其模糊值积分一致有界的蕴涵关系.关健词:拟乘法算子;模糊值函数;(☉)-模糊值积分;一致可积;一致有界  相似文献   
58.
多级抽取滤波器的VLSI实现   总被引:2,自引:0,他引:2  
采用基于ROM的可编程方案,实现了ΣΔADC中多级抽取滤波器。梳状滤波器用作多级抽取的首级,使用全加器和全减器实现,剩余4倍抽取采用两级半带滤波器和升幅FIR实现。这些滤波运算采用一个ALU分时进行,运算控制字存于ROM中,仅需对ROM编程即可实现不同的滤波器。  相似文献   
59.
嵌入式RSA加解密处理器   总被引:3,自引:1,他引:2  
RSA加密是一个运算密集的过程 ,为了 CPU能实时进行处理 ,设计了一种嵌入式 RSA处理器 ,它可以在外部微处理器的控制下完成 RSA加解密运算。设计中采用了适合硬件实现的 CIOS方法 ,在保持硬件规模较小的同时加速模乘运算速度。在设计中还采用了窗口法减少模幂运算过程中所需进行的模乘运算次数 ,大大提高了处理速度。在电路的控制逻辑中 ,采取了流水线操作 ,进一步提高了处理速度。在 2 0 MHz的时钟频率下 ,该处理器完成 10 2 4bit的模幂运算最多只需 16 0 ms。电路规模约为 2 6 0 0 0等效逻辑门 ,适合用于各种嵌入式系统中  相似文献   
60.
采用相干态平均方法求出压缩哈密顿系统的演化算符,并用正规乘积内的积分方法求算它的Feynman转移矩阵元。当系统外源为实常数时,充分利用压缩么正变换的特性简便地计算了系统在坐标本征态和压缩态之间的转移矩阵元。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号