首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   333篇
  免费   5篇
  国内免费   5篇
系统科学   10篇
丛书文集   10篇
教育与普及   1篇
现状及发展   1篇
综合类   321篇
  2021年   1篇
  2017年   1篇
  2015年   2篇
  2014年   7篇
  2013年   4篇
  2012年   10篇
  2011年   15篇
  2010年   26篇
  2009年   33篇
  2008年   30篇
  2007年   34篇
  2006年   42篇
  2005年   32篇
  2004年   26篇
  2003年   28篇
  2002年   24篇
  2001年   13篇
  2000年   4篇
  1999年   3篇
  1998年   3篇
  1997年   2篇
  1995年   1篇
  1993年   1篇
  1990年   1篇
排序方式: 共有343条查询结果,搜索用时 15 毫秒
191.
为节省硬件实现中的资源数量,基于状态机原理并采用随机运算实现神经网络非线性激活函数的方法,给出了S型激活函数的数字逻辑实现,用硬件描述语言(VHDL)对该算法进行了软件设计与实现,并在Modelsim SE 6.2仿真平台上进行了仿真测试.该设计有利于程序的随时修改,可节省大量硬件乘法器,有效缩短设计周期,满足了神经网络超大规模集成电路的需要.  相似文献   
192.
本文用美国Altera公司的EDA软件MAX+plusⅡ设计数字电路,将EDA技术引入电子技术课程的实验教学,以培养学生的创新能力.  相似文献   
193.
在数字调制方式中,QDPSK有着重要的应用,是第三代移动通信系统中的W-CDMA所采用的调制方式.利用CPLD可编程芯片对QDPSK数字调制系统的码变换器进行了设计,用VHDL语言编程实现了串/并转换模块、绝对/相对码变换模块等功能.进行了软件仿真和硬件调试,得到了预期的结果.  相似文献   
194.
对航母配载导弹进行功能测试时,必须采集存储导弹发射和飞行过程中的制导信号。制导信号分别采用RS422接口和RS485接口来实现数据的接收、编帧及转发功能。针对数据接收时出现的丢数、错数问题,详细分析了错误原因并总结出了波特率容限与采样时钟、采样点位置的关系。使用VHDL编程优化波特率容限,并在数据帧中添加汉明码进行差错控制。经过仿真和实际验证,实现了波特率不完全匹配时制导信号的低误码率通信,大大提高了设备间通信的准确性与可靠性,为导弹准确打击和安全飞行的性能提供了保障。  相似文献   
195.
基于FPGA的欧洲应答器编码实现   总被引:1,自引:0,他引:1  
应答器作为车地间信息传输的方式之一,在列车运行控制系统中有广泛的应用,欧洲列车控制系统(ETCS)就利用欧洲应答器(EUROBALISE)来实现车-地间的通信.本文在EU-ROBALISE编码原理的基础上,设计了一种利用现场可编程逻辑门阵列(FPGA)来实现EU-ROBALISE实时编码的方法,在MAX PLUS Ⅱ平台上应用VHDL硬件描述语言进行了仿真分析,最后的验证结果表明设计正确,达到了预期的目的.  相似文献   
196.
随着电子技术和计算机技术的不断发展,在涉及通信、国防、航天、工业自动化、仪器仪表等领域的电子系统设计工作中,EDA技术的含量正以惊人的速度上升,它已成为当今电子技术发展的前沿之一。本文首先介绍了EDA技术的基本概念和发展历程,然后从软件设计和硬件实现方面阐述了现代EDA技术的基本特征,最后分析了EDA技术在应用中的基本设计方法。并指出在高校电子技术课程学习中引入EDA技术的必要性和可行性。  相似文献   
197.
鉴于CPLD和单片机在开发应用中具备的不同优良性能,本文主要叙述了CPLD技术在传统经济型数控系统中的应用,给出了系统没计办法。由于采用了软硬件相结合的单片机和CPLD技术,不仅缩短了研发周期,节省开发费用,而且也提高了系统的可靠性和性能价格比。  相似文献   
198.
基于测频原理及FPGA的设计思想,论述了利用VHDL硬件描述语言设计自适应数字频率计的新方法.此设计自顶而下,采用模块化单元构建系统.通过软件智能设计,突破了以往改变闸门时间的方法,使自动换档的实现更加简单可靠.在具体实现上,使用开发工具ISE6.1进行软件开发,Modelsim进行仿真,并将程序下载到作为自适应数字频率计核心电路的FPGA芯片中.与传统方法比,具有外围电路简单,设计周期短,易于修改等优点.  相似文献   
199.
高永红  马光胜 《应用科技》2002,29(10):32-35
VHDL作为一种IEEE标准的电路硬件描述语言 ,正广泛地被电子技术人员使用。概要地介绍了布尔过程理论和VHDL标准语言 ,并对其在组合电路设计中的应用作一些探讨  相似文献   
200.
描述了一种基于FPGA实现的全数字通信系统帧同步电路原理,并在MAX plusII软件平台上,结合原理图和VHDL语言进行了编译、仿真、下载.该电路实现了帧同步的全数字化,整个电路集成到FPGA芯片中,是实现通信系统的全数字化和集成化的基础.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号