首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   333篇
  免费   5篇
  国内免费   5篇
系统科学   10篇
丛书文集   10篇
教育与普及   1篇
现状及发展   1篇
综合类   321篇
  2021年   1篇
  2017年   1篇
  2015年   2篇
  2014年   7篇
  2013年   4篇
  2012年   10篇
  2011年   15篇
  2010年   26篇
  2009年   33篇
  2008年   30篇
  2007年   34篇
  2006年   42篇
  2005年   32篇
  2004年   26篇
  2003年   28篇
  2002年   24篇
  2001年   13篇
  2000年   4篇
  1999年   3篇
  1998年   3篇
  1997年   2篇
  1995年   1篇
  1993年   1篇
  1990年   1篇
排序方式: 共有343条查询结果,搜索用时 31 毫秒
11.
基于FPGA的微型打印机驱动电路和程序设计   总被引:1,自引:0,他引:1  
介绍了利用FPGA来驱动TP UP—SF系列高速微型打印机.关键是对打印机并行接口各信号的工作时序进行控制.所有功能全部用硬件描述语言VHDL编程实现并下载到Xilinx公司的SpartanⅡ系列的XC2S2005PQ—208目标芯片上调试通过,证明该方法行之有效.完全可以取代传统的利用单片机来驱动微型打印机,且抗干扰性好,可靠性高。  相似文献   
12.
指出了机电设备常见电气继电控制在使用中的不足,阐述了在继电控制回路的开发设计中运用EDA技术的可行性,介绍了用VHDL语言设计单片控制系统的方法,给出了电机周期性正反转运行的VHDL设计程序和仿真波形图.仿真结果证明了这种设计方法的正确性.这种设计理念对传统电气继电控制的设计是一种挑战.  相似文献   
13.
基于FPGA芯片的音乐存储与回放系统实现   总被引:2,自引:0,他引:2  
采用现场可编程门阵列FPGA芯片和VHDL硬件描述语言,以及层次化的自顶向下工程设计方法,实现了一个由数控分频器和四位拨码开关控制的可进行乐谱存储及演奏存储与回放的系统,研究表明,采用FPGA实现音乐存储与回放演奏系统是可行的,为各类多媒体大容量语音芯片系统设计开辟了一条新的技术方法.  相似文献   
14.
基于EDA技术设计完成的数字电压测量系统,采用了VHDL语言进行硬件描述,以超大规模芯片如CPLD/FPGA为设计载体,进行适配编译、逻辑映射、编程下载.结合实践,通过对设计中几个环节的研究,阐述该系统的设计思路和方法.  相似文献   
15.
基于VHDL逻辑电路设计与应用   总被引:2,自引:0,他引:2  
随着集成电路技术的高速发展,VHDL已成为设计数字硬件时常用的一种重要手段。介绍EDA技术及VHDL语言特点,以串行加法器为例,分析串行加法器的工作原理,提出了一种基于VHDL语言的加法器设计思路,给出串行加法器VHDL源代码,并在MAX PLUSII软件上进行仿真通过。  相似文献   
16.
介绍了12C总线的工作原理以及时序要求.利用FPGA强大的逻辑控制功能和VHDL语言的灵活性,对E^2PROM的I^2C总线控制器进行了设计.采用模块化和状态机相结合的设计方法,给出了各个模块的设计思路.利用QUARTUSⅡ软件对设计程序进行了仿真,并将程序下载到实验开发板上对系统进行了验证,给出了仿真和验证的结果.  相似文献   
17.
基于DSP和FPGA的实时视频处理平台的设计与实现   总被引:2,自引:0,他引:2  
基于高速数字信号处理器(DSP)和大规模现场可编程门阵列(FPGA),成功地研制了小型化、低功耗的实时视频采集、处理和显示平台.其中的DSP负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/解码器进行设置的I2C控制核等.通过增大FIFO位宽、提高传输带宽,降低了占用EMIF总线的时间;利用数字延迟锁相环逻辑,提高了显示接口时序控制精度.系统软件由驱动层、管理层和应用层组成,使得硬件管理与算法程序设计彼此分离,并能协同工作.系统中的图像缓冲区采用了三帧的配置方案,使得该平台最终具有对PAL/NTSC两种制式的全分辨率彩色复合视频信号进行实时采集、显示和处理的能力.  相似文献   
18.
实现了基于FPGA的双线性CFA插值算法。该算法的处理对象是每个像素为8 bit的XGA@15 Hz的Bayer模板数据,目的是能得到每个像素是24 bit的XGA@15 Hz的彩色图像数据。输入的数据先进入缓存模块,缓存模块是由FPGA内部的双口的RAM构成,从缓存中输出的数据被分成奇行组和偶行组,然后奇行组的数据经选择器进入奇行奇列运算块和奇行偶列运算块,偶行组的数据经选择器进入偶行奇列运算块和偶行偶列运算块,最后在插值控制模块的作用下,各运算块处理的数据经输出选择器输出。  相似文献   
19.
许琦 《科技信息》2006,(10):240-241
针对基于单片机的电子密码锁的不足之处,介绍了一种基于FPGA的电子密码锁的设计方法。采用VHDL语言使用自顶而下的方法对系统进行了描述,并在FPGA芯片CycloneEP1C6Q240C8上实现。设计充分利用了FPGA的资源可编程特性,可高效率的对系统进行升级与改进。本文设计的密码锁可设置任意位密码,比一般的四位密码锁具有更高的安全可靠性,应用前景十分良好。  相似文献   
20.
基于VHDL的数字密码锁的设计与实现   总被引:1,自引:0,他引:1  
数字密码锁主要完成上锁、密码输入、密码核对、开启电锁、密码修改等功能.数字密码锁的设计电路主要包括11个模块,各模块由相应的VHDL程序具体实现并分别进行了MAX+PLUSⅡ时序仿真.最后,在MAX+PLUSⅡ环境下进行了整体电路的模拟仿真,结果表明,整个设计满足要求.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号