排序方式: 共有270条查询结果,搜索用时 265 毫秒
191.
A fast motion estimation algorithm for variable block-size using the "line scan and block merge procedure" is proposed for airborne image compression modules.Full hardware implementation via FPGA is discussed in detail.The proposed pipelined architecture based on the line scan algorithm is capable of calculating the required 41 motion vectors of various size blocks supported by H.264 within a 16 × 16 block in parallel.An adaptive rate distortion cost function is used for various size block decision.The motion vectors of adjacent small blocks are merged to predict the motion vectors of larger blocks for reducing computation.Experimental results show that our proposed method has lower computational complexity than full search algorithm with slight quality decrease and little bit rate increase.Due to the high real-time processing speed it can be easily realized in hardware. 相似文献
192.
为提高H.264编码速度,在DM642上对x264源代码进行汇编语言改写优化.其中DCT变换和帧内预测选择进行线性汇编优化,SAD函数进行并行汇编优化.对原代码和改写后的代码对其运行时钟周期进行测试,实验结果表明以上操作减少了代码执行所需的时钟周期,提高了编码器性能. 相似文献
193.
194.
为解决传统车辆监管系统不能对行驶中车辆实时视频监控的问题,研制了一套基于ARM11的远程实时视频监控系统.系统采用了基于客户机/服务器(C/S)结构的整体设计方案,在车载客户端完成车辆信息的采集、视频信息的压缩编码,通过3G无线网络将数据发送到远程服务器,在服务器实现实时显示.实验表明,系统运行稳定,服务器可以获得良好的视频质量和定位精度. 相似文献
195.
研究一种针对H.264编码的帧间预测块划分视频水印算法,该算法先对水印图像进行二值处理并经Arnold置乱,然后在H.264帧间预测编码时根据水印二值序列选择不同的区块划分,并将水印值嵌入进去.实验结果表明,该算法具有较好的实时性、鲁棒性,在B片少量出现的情况下可以达到最佳的效果. 相似文献
196.
一种适用于H.264标准的新型CAVLC解码器设计 总被引:1,自引:0,他引:1
H.264 标准中采用了基于内容自适应得变长编码CAVLC,提高了编码的效率。但由于采用了多个码表,码字的长度也不固定,使解码算法的复杂度很高。本文通过分析码表的结构特点,提出了一种基于码流中第一个1的位置,即1前面连续0的个数m的方法,来重建码表,快速判断码长和确定码字。这种新型解码器设计,将大大提高解码的速度。 相似文献
197.
一种高效并行处理结构的H.264去块滤波器 总被引:1,自引:0,他引:1
针对H.264视频编码标准中的去块滤波部分提出了一种基于时间的高效并行处理方法。为了降低对存储器的要求,同时提高中间数据的复用效率,采用了一种改进的滤波顺序,使得对外部存储器的读/写操作可以与滤波操作并行执行。另外,由于外部数据的预先载入技术,有效地降低了外部存储器的结构复杂度。与过往技术相比,这种单数据口外部存储结构的去块滤波器单宏块滤波处理周期总数减少了9.6%~74.4%,有效地提高了处理能力。 相似文献
198.
随着网络通信、多媒体技术和视频图像压缩编码等技术的蓬勃发展,信息安全已经与人们的工作和生活息息相关。作为保证信息安全传递的有效方法,视频信息隐藏技术引起了人们极大的关注。本文基于广泛应用的H.264视频压缩标准,开展了视频信息隐藏技术的深入研究。 相似文献
199.
针对 ChipWrights 公司的多媒体处理芯片 CW5521 硬件结构特点,设计了适应实时信号处理的高性能 H.264 解码器架构.阐述了优化的具体过程和优化前后的性能对比.实验结果表明,该解码器能实现 VGA 解析度下25 f/s以上的实时解码. 相似文献
200.
为了减少分数像素运动估计的计算量,提出了一种快速分数像素运动估计算法.该算法根据块尺寸大小采用不同搜索策略:对16×16块采用改进的快速分级搜索算法,而对比16×16小的块采用基于方向的T形CBFPS搜索算法.实验结果表明,该算法在保证视频质量的同时大大减少了分数像素运动估计的运算量. 相似文献