全文获取类型
收费全文 | 11802篇 |
免费 | 255篇 |
国内免费 | 383篇 |
专业分类
系统科学 | 132篇 |
丛书文集 | 571篇 |
教育与普及 | 440篇 |
理论与方法论 | 52篇 |
现状及发展 | 73篇 |
研究方法 | 4篇 |
综合类 | 11168篇 |
出版年
2024年 | 33篇 |
2023年 | 120篇 |
2022年 | 123篇 |
2021年 | 155篇 |
2020年 | 121篇 |
2019年 | 123篇 |
2018年 | 66篇 |
2017年 | 115篇 |
2016年 | 115篇 |
2015年 | 217篇 |
2014年 | 396篇 |
2013年 | 372篇 |
2012年 | 446篇 |
2011年 | 520篇 |
2010年 | 519篇 |
2009年 | 614篇 |
2008年 | 711篇 |
2007年 | 635篇 |
2006年 | 576篇 |
2005年 | 541篇 |
2004年 | 490篇 |
2003年 | 542篇 |
2002年 | 567篇 |
2001年 | 585篇 |
2000年 | 470篇 |
1999年 | 440篇 |
1998年 | 383篇 |
1997年 | 374篇 |
1996年 | 369篇 |
1995年 | 332篇 |
1994年 | 238篇 |
1993年 | 213篇 |
1992年 | 198篇 |
1991年 | 184篇 |
1990年 | 192篇 |
1989年 | 154篇 |
1988年 | 79篇 |
1987年 | 59篇 |
1986年 | 30篇 |
1985年 | 7篇 |
1984年 | 1篇 |
1983年 | 5篇 |
1982年 | 1篇 |
1981年 | 6篇 |
1980年 | 1篇 |
1978年 | 1篇 |
1965年 | 1篇 |
排序方式: 共有10000条查询结果,搜索用时 46 毫秒
991.
992.
试验点选在代表垦区不同气候条件的三个灌区 ,采用三种光降解速率地膜与普通膜进行对比 ,结果均未出现提前降解和影响生长生育现象 ,说明可控光降解膜是可靠的。 相似文献
993.
研究离子交换膜扩散渗析法从粗钨酸钠溶液中分离回收游离碱的可行性,考察了料液及回收液流速、料液中游离碱浓度、回收液寝碱浓度对扩散渗析过程的碱迁移速度、水迁移速率及钨迁移量的影响。结果表明扩散渗析法能够有效地从粗钨酸钠溶液中分离回收游离碱。 相似文献
994.
介绍了单片机系统加密技术的实现方法,即硬件加密和软件加密,并给出了相应的硬件电路及例程。 相似文献
995.
本文就混凝土空心板成型构件表面塌陷,构件超厚,保护层露筋和空心板裂缝等问题,做了一些探索,提出了参考性的解决办法。 相似文献
996.
997.
李育德 《太原理工大学学报》2010,41(2)
针对解决电阻应变式传感器所组成的测力及称重应用系统中发生的常见偏载现象而定性介绍的一种加法电路的基础上[1],借助误差理论工具,依据法定设计标准(规范),以电桥电路的阻抗为分析参数,采用近似理论优化手段分别得出抗偏载电阻RG、可调电位器RW、增益控制电阻的公式表达式与函数值的取舍标准。 相似文献
998.
李言胜 《湘潭大学自然科学学报》2010,(03):103-105
对基于负阻抗电路技术的跨阻放大器的带宽性能进行了理论分析与仿真仿真结果表明,在具有相同的跨阻增益条件下,基于0.18 μm CMOS工艺下 shuntfeedback型跨阻放大器无负阻抗电路时,其-3 dB带宽约为3.1 GHz,而具有负阻抗电路时,其-3 dB带宽约为4.3 GHz,两者相比带宽性能约提高了40%该方案可以提高跨阻放大器带宽并避免因引入电感而增加芯片面积,在实践上具有一定的可行性 相似文献
999.
本文分析了传统实验方式的不足和EWB软件的技术特点,把EWB软件引入到《电路》课的实验教学中,对电路课中的一些实验进行电路分析、设计和仿真。几年来的教学实践表明,将EWB软件贯穿于整个电路实验,同时与实际的硬件实验相结合,构成了实验课教学的最佳模式,提高了实验效率和学生的计算机操作水平,加强了实验课教学与理论课教学的配合和相互支持。 相似文献
1000.
Yu Wang ;Zongliang Huo ;Huamin Cao ;Ting Li ;Jing Liu ;Liyang Pan ;Xing Zhang ;Yun Yang ;Shenfeng Qiu ;Hanming Wu ;Ming Liu 《科学通报(英文版)》2014,(29):3935-3942
This paper presents a 65-nm 1-Gb NOR-type floating-gate flash memory, in which the cell device and chip circuit are developed and optimized. In order to solve the speed problem of giga-level NOR flash in the deep submicron process, the models of long bit-line and word-line are first given, by which the capacitive and resistive loads could be estimated. Based on that, the read path and key modules are optimized to enhance the chip access property and reliability. With the measurement results, the flash memory cell presents good endurance and retention properties, and the macro is operated with 1-las/byte program speed and less than 50-ns read time under 3.3 V supply. 相似文献