排序方式: 共有26条查询结果,搜索用时 32 毫秒
11.
为了满足当前高速网络传输处理中安全性与实时性的要求,以AES-128/192/256算法为基础,设计了一种采用流水可重构技术的AES加/解密IP核,并通过SOPC技术将该IP核、Nios II处理器、网络控制器等功能模块与外围设备进行集成,实现了一个可根据具体应用资源多少与安全系数要求而灵活配置的片上网络适配器.本设计采用硬件描述语言VHDL设计,利用Quartus Ⅱ8.0进行了综合与布线,最后在DE2实验平台上进行下载测试验证.整个设计硬件结构简单、安全性高、运行速度快、灵活性强,可被广泛应用于网络信息安全领域. 相似文献
12.
Altera的Nios嵌入式处理器是一个通用的RISC(精简指令集)处理器,在Altera的FPGA中以软核的形式实现。Nios处理器以其低成本,设计灵活等特点,在嵌入式领域得到广泛的应用。针对目前越来越多的利用Nios进行嵌入式系统的应用开发,文中介绍了Nios3.0CPU的体系结构以及与之相关的开发技术。 相似文献
13.
基于NiosⅡ处理器的以太网接口设计 总被引:1,自引:0,他引:1
以NiosⅡ嵌入式软处理器为核心,利用以太网控制器LAN91C111设计了基于NiosⅡ嵌入式软处理器的
以太网通信接口。提供了以太网接口具体的硬件设计方案,分析了lwIP协议(精简的TCP/IP协议),并根据lwIP
协议进一步编写了以太网接口的驱动程序。与传统的嵌入式设计方案相比,该方案具有很强的扩展性和灵活性,
降低了软件的开发成本以及硬件实现风险 相似文献
14.
15.
本文介绍了基于Nios II的CCD图像测温系统的实现方法。具体介绍了系统的硬件及软件设计,包括用ADV7180对CCD图像进行A/D转换,SOPC的自定义用户逻辑的设计,基于Nios IIIDE的系统软件程序的设计等。 相似文献
16.
\DVB码流监控仪是数字视频广播系统的开发和运行中的重要调试工具和监测仪器,用来检验传输流是否符合MPEG2 ISO/IEC 138181{SYSTERM}标准。传统的码流分析仪都是基于PC硬件平台的,价格昂贵,操作不便。提出了一种新的DVB码流监控仪实现方案,硬件基于现场可编程门阵列,完成码流缓存和接口转换,软件基于嵌入式软核Nios,完成DMA传送按键控制、LCD显示以及应用程序对DVB码流的分析与检错。提出的码流监控仪价格低廉,操作方便,便携性好,与传统码流分析仪相比,具有较高的性价比。 相似文献
17.
结合Altera公司Cyclone Ⅱ器件中Nios Ⅱ嵌入式CPU内核开发板,进行视频编码、解码的硬、软件设计,制作成实物模块.讨论了视频编码、解码原理,对FPGA、CPLD逻辑器件进行深入学习和研究,设计了一套视频编码解码简易系统. 相似文献
18.
提出了一种基于NiosⅡ软核的激光捷联惯导数据采集与预处理实现方案。以移植了NiosⅡ软核的FPGA芯片EP1C12Q24017N取代原来系统DSP+FPGA的结构。该方案通过了硬件与软件的调试,证明了此方案实现的激光捷联惯导数据的采集与预处理具有成本低、运行可靠、精度高、速度快等特点。 相似文献
19.
嵌入式系统与Nios 总被引:4,自引:0,他引:4
随着信息化技术的发展和数字化产品的普及,以计算机技术、芯片技术和软件技术为核心的嵌入式系统开发再度成为国内当前研究的热点.论述了嵌入式系统的体系结构及开发流程,针对目前越来越多的基于Nios的系统开发,分析了新一代Nios内核处理器的结构特点. 相似文献
20.
以Altera公司的DE2实验板作为硬件平台,采用SOPC嵌入式系统设计技术,基于QuartusⅡ软件,设计并开发了一个能够产生正弦波、方波、三角波,且频率、幅值在一定范围内可调的波形发生器实验。完成了SOPC片上系统及片外信号处理电路的构建,用VerilogHDL设计了DDS模块,用C语言程序进行波形参数的读取及显示。该实验涉及硬件描述语言逻辑电路设计、微机系统构成、硬件电路设计及C语言编程等知识的运用,知识综合性强,设计技术新、难度大,对提高学生的知识综合运用能力、动手能力和创新能力具有重要的促进作用。 相似文献