首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   430篇
  免费   6篇
  国内免费   14篇
系统科学   12篇
丛书文集   12篇
教育与普及   1篇
现状及发展   8篇
综合类   417篇
  2021年   1篇
  2017年   2篇
  2015年   6篇
  2014年   11篇
  2013年   9篇
  2012年   17篇
  2011年   23篇
  2010年   30篇
  2009年   42篇
  2008年   37篇
  2007年   41篇
  2006年   53篇
  2005年   36篇
  2004年   39篇
  2003年   33篇
  2002年   30篇
  2001年   19篇
  2000年   5篇
  1999年   5篇
  1998年   3篇
  1997年   3篇
  1996年   1篇
  1995年   1篇
  1993年   1篇
  1990年   1篇
  1986年   1篇
排序方式: 共有450条查询结果,搜索用时 15 毫秒
51.
VHDL语言在数字电路教学中的应用   总被引:2,自引:0,他引:2  
潘泽强 《科技资讯》2008,(35):15-15
VHDL作为一种新型的硬件描述语言,主要用于数字电路与系统的描述、模拟和自动设计,是当今电子设计自动化(EDA)的核心技术。文章通过十六位计数器的实例介绍了用VHDL语言设计数字系统的流程和方法,并通过仿真实现预定目的。实践证明,VHDL语言在数字系统设计中具有硬件描述能力强,设计方法灵活等优点,从而降低了数字系统设计的难度,提高了工作效率。  相似文献   
52.
基于FPGA的温度控制系统设计与实现   总被引:1,自引:1,他引:0  
基于FPGA与温度传感器DS18B20设计实现了单回路水箱温度PID控制系统.软件主要包括PID控制算法及PWM波产生模块、DS18B20驱动模块、数码管显示驱动模块等3个模块.仿真结果验证了设计的正确性.实验结果表明,系统输出温度达到微小超调的稳定控制要求.体现了该设计方法的有效性和实用性.  相似文献   
53.
叶华 《科技信息》2009,(23):79-79,83
针对城市交通控制系统实时性要求,利用已建立的通用的单交叉口交通信号控制的泛布尔模型,进行模型系统的硬件设计。在模型系统实现的过程中,选用CPLD作为交通系统数据处理的核心芯片,用VHDL仿真设计各功能模块,实现无冲突点的交叉路口多相位交通信号的配时控制。  相似文献   
54.
董佳辉 《科技信息》2009,(15):33-33
论述了在"数字电路"教学和实验中普及VHDL语言的必然性和必要性,对VHDL硬件描述语言的授课和实验方法作了初步探索。  相似文献   
55.
本设计采用VHDL语言设计了MCU和CPLD的接口。设计中CPLD选用的是Altera公司生产的一款CPLD器件EPM9560,MCU采用ATMEL公司的AT89C55WD,通过软件仿真验证了程序设计的正确性。采用VHDL语言设计的电路能够灵活地修改参数,而且极大地提高了电譬谖计的通用性和可移植性。  相似文献   
56.
介绍了数字系统自上而下的设计思想以及 FPGA和 VHDL的基本特点 ,并根据 RS编码器原理 ,按照自上而下的思想 ,利用 VHDL 在 FPGA芯片上实现了 RS编码器  相似文献   
57.
用VHDL自顶向下设计数字密码锁   总被引:2,自引:0,他引:2  
VHDL非常适用于可编程逻辑器件的应用设计。尤其在大容量CPLD和FPGA的应用设计中, 若采用以往的布尔方程或门级描述方式, 很难快速有效地完成。VHDL能提供高级语言结构, 方便地描述大型电路, 快速地完成设计。它支持设计单元库的创建, 以存储设计中重复使用的元件。它是一种标准语言, 它的设计描述可被不同的工具所支持, 可用不同器件来实现。文中以数字密码锁的设计为实例, 从方案的确定, 各阶层的划分, VHDL的应用, 介绍了VHDL自顶向下的设计方法。  相似文献   
58.
探讨了卷积Turbo码编码器实现过程中的关键问题,结合第3代移动通信系统中给出的Turbo码分量编码器方案,以Flex10k系列FPGA芯片为硬件平台,使用MaxplusⅡ开发工具,通过VHDL语言编程的方法实现整个卷积Turbo码编码器.仿真结果表明该编码器的正确性和合理性.  相似文献   
59.
从描述方法、设计规则、逻辑函数分析了VHDL设计中容易引起电路复杂化的原因,并提出了相应的解决方法。  相似文献   
60.
基于ALTERA CPLD的单稳态脉冲展宽电路   总被引:2,自引:0,他引:2  
汲清波  冯驰 《应用科技》2001,28(12):7-8,6
主要介绍了CPLD设计单稳态窄脉冲展宽电路的详细过程和这种单稳态窄脉冲展宽电路的特点,给出了相应的时序仿真波形和计数器的VHDL语言设计。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号